5秒后页面跳转
DM74LS73AN PDF预览

DM74LS73AN

更新时间: 2024-02-13 18:19:22
品牌 Logo 应用领域
美国国家半导体 - NSC 输出元件
页数 文件大小 规格书
3页 95K
描述
DUAL NEGATIVE-EDGE-TRIGGERED MASTER-SLAVE J-K FLIP-FLOPS WITH CLEAR AND COMPLEMENTARY OUTPUTS

DM74LS73AN 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:DIP, DIP14,.3Reach Compliance Code:unknown
风险等级:5.92JESD-30 代码:R-PDIP-T14
JESD-609代码:e0逻辑集成电路类型:J-K FLIP-FLOP
最大频率@ Nom-Sup:30000000 Hz最大I(ol):0.008 A
功能数量:2端子数量:14
最高工作温度:70 °C最低工作温度:
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装等效代码:DIP14,.3封装形状:RECTANGULAR
封装形式:IN-LINE电源:5 V
最大电源电流(ICC):8 mA认证状态:Not Qualified
子类别:FF/Latches标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL触发器类型:NEGATIVE EDGE
Base Number Matches:1

DM74LS73AN 数据手册

 浏览型号DM74LS73AN的Datasheet PDF文件第2页浏览型号DM74LS73AN的Datasheet PDF文件第3页 

与DM74LS73AN相关器件

型号 品牌 获取价格 描述 数据表
DM74LS73AN/A+ ETC

获取价格

J-K-Type Flip-Flop
DM74LS73AN/B+ ETC

获取价格

J-K-Type Flip-Flop
DM74LS73AW NSC

获取价格

Dual Negative-Edge-Triggered Master-Slave J-K Flip-Flops with Clear and Complementary Outp
DM74LS73J TI

获取价格

IC,FLIP-FLOP,DUAL,J/K TYPE,LS-TTL,DIP,14PIN,CERAMIC
DM74LS73J/A+ ETC

获取价格

J-K-Type Flip-Flop
DM74LS73N TI

获取价格

IC,FLIP-FLOP,DUAL,J/K TYPE,LS-TTL,DIP,14PIN,PLASTIC
DM74LS73N/A+ ETC

获取价格

J-K-Type Flip-Flop
DM74LS73N/B+ ETC

获取价格

J-K-Type Flip-Flop
DM74LS74 FAIRCHILD

获取价格

Dual Positive-Edge-Triggered D Flip-Flops with Preset, Clear and Complementary Outputs
DM74LS74A FAIRCHILD

获取价格

Dual Positive-Edge-Triggered D Flip-Flops with Preset, Clear and Complementary Outputs