5秒后页面跳转
CD54HCT7046AF/3 PDF预览

CD54HCT7046AF/3

更新时间: 2024-11-05 14:48:27
品牌 Logo 应用领域
瑞萨 - RENESAS /
页数 文件大小 规格书
16页 647K
描述
PHASE LOCKED LOOP, CDIP16

CD54HCT7046AF/3 技术参数

生命周期:Obsolete包装说明:,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.84模拟集成电路 - 其他类型:PHASE LOCKED LOOP
JESD-30 代码:R-CDIP-T16功能数量:1
端子数量:16最高工作温度:125 °C
最低工作温度:-55 °C封装主体材料:CERAMIC, METAL-SEALED COFIRED
封装形状:RECTANGULAR封装形式:IN-LINE
认证状态:Not Qualified最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):4.5 V标称供电电压 (Vsup):5 V
表面贴装:NO技术:CMOS
温度等级:MILITARY端子形式:THROUGH-HOLE
端子位置:DUALBase Number Matches:1

CD54HCT7046AF/3 数据手册

 浏览型号CD54HCT7046AF/3的Datasheet PDF文件第2页浏览型号CD54HCT7046AF/3的Datasheet PDF文件第3页浏览型号CD54HCT7046AF/3的Datasheet PDF文件第4页浏览型号CD54HCT7046AF/3的Datasheet PDF文件第5页浏览型号CD54HCT7046AF/3的Datasheet PDF文件第6页浏览型号CD54HCT7046AF/3的Datasheet PDF文件第7页 

与CD54HCT7046AF/3相关器件

型号 品牌 获取价格 描述 数据表
CD54HCT7046AH/3A RENESAS

获取价格

PHASE LOCKED LOOP, UUC16
CD54HCT7046AM ETC

获取价格

Analog IC
CD54HCT73E ETC

获取价格

Logic IC
CD54HCT73EN ETC

获取价格

Logic IC
CD54HCT73F ROCHESTER

获取价格

HCT SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14
CD54HCT73F/3 RENESAS

获取价格

HCT SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14
CD54HCT73F/3A RENESAS

获取价格

IC HCT SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14, F
CD54HCT73F3A RENESAS

获取价格

IC,FLIP-FLOP,DUAL,J/K TYPE,HCT-CMOS,DIP,14PIN,CERAMIC
CD54HCT73H/3 RENESAS

获取价格

HCT SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, UUC14
CD54HCT73M ETC

获取价格

Logic IC