5秒后页面跳转
97U877AH PDF预览

97U877AH

更新时间: 2024-02-29 12:42:55
品牌 Logo 应用领域
艾迪悌 - IDT 驱动逻辑集成电路
页数 文件大小 规格书
13页 640K
描述
CABGA-52, Tray

97U877AH 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete零件包装代码:CABGA
包装说明:PLASTIC, VFBGA-52针数:52
Reach Compliance Code:not_compliantECCN代码:EAR99
HTS代码:8542.39.00.01风险等级:5.7
系列:97U输入调节:DIFFERENTIAL
JESD-30 代码:R-PBGA-B52JESD-609代码:e0
长度:7 mm逻辑集成电路类型:PLL BASED CLOCK DRIVER
最大I(ol):0.009 A湿度敏感等级:3
功能数量:1反相输出次数:
端子数量:52实输出次数:10
最高工作温度:70 °C最低工作温度:
输出特性:3-STATE封装主体材料:PLASTIC/EPOXY
封装代码:VFBGA封装等效代码:BGA52,6X10,25
封装形状:RECTANGULAR封装形式:GRID ARRAY, VERY THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度):225电源:1.8 V
认证状态:Not QualifiedSame Edge Skew-Max(tskwd):0.04 ns
座面最大高度:1 mm子类别:Clock Drivers
最大供电电压 (Vsup):1.9 V最小供电电压 (Vsup):1.7 V
标称供电电压 (Vsup):1.8 V表面贴装:YES
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn63Pb37)
端子形式:BALL端子节距:0.65 mm
端子位置:BOTTOM处于峰值回流温度下的最长时间:NOT SPECIFIED
宽度:4.5 mm最小 fmax:350 MHz
Base Number Matches:1

97U877AH 数据手册

 浏览型号97U877AH的Datasheet PDF文件第1页浏览型号97U877AH的Datasheet PDF文件第2页浏览型号97U877AH的Datasheet PDF文件第3页浏览型号97U877AH的Datasheet PDF文件第5页浏览型号97U877AH的Datasheet PDF文件第6页浏览型号97U877AH的Datasheet PDF文件第7页 
ICS97U877  
Absolute Maximum Ratings  
Supply Voltage (VDDQ & AVDD) . . . . . . . . . -0.5V to 2.5V  
Logic Inputs . . . . . . . . . . . . . . . . . . . . . . . . . GND - 0.5V to VDDQ + 0.5V  
Ambient OperatingTemperature . . . . . . . . . . 0°C to +70°C  
StorageTemperature . . . . . . . . . . . . . . . . . . . -65°C to +150°C  
Stresses above those listed under Absolute Maximum Ratings may cause permanent damage to the device.These  
ratingsarestressspecificationsonlyandfunctionaloperationofthedeviceattheseoranyotherconditionsabovethose  
listed in the operational sections of the specifications is not implied. Exposure to absolute maximum rating conditions  
for extended periods may affect product reliability.  
Electrical Characteristics - Input/Supply/Common Output Parameters  
TA = 0 - 70°C; Supply Voltage AVDDQ, VDDQ = 1.8 V +/- 0.1V (unless otherwise stated)  
SYMBOL  
MIN  
TYP  
MAX  
±250  
UNITS  
µA  
PARAMETER  
Input High Current  
(CLK_INT, CLK_INC)  
Input Low Current (OE,  
OS, FB_INT, FB_INC)  
Output Disabled Low  
Current  
CONDITIONS  
IIH  
VI = VDDQ or GND  
IIL  
VI = VDDQ or GND  
±10  
µA  
µA  
IODL  
OE = L, VODL = 100mV  
100  
IDD1.8  
IDDLD  
VIK  
CL = 0pf @ 270MHz  
CL = 0pf  
300  
500  
-1.2  
Operating Supply  
Current  
mA  
µA  
V
VDDQ = 1.7V Iin = -18mA  
IOH = -100 µA  
Input Clamp Voltage  
V
DDQ - 0.2  
V
VOH  
VOL  
High-level output voltage  
IOH = -9 mA  
1.1  
1.45  
0.25  
V
IOL=100 µA  
0.10  
0.6  
3
V
Low-level output voltage  
IOL=9 mA  
V
pF  
pF  
Input Capacitance1  
Output Capacitance1  
CIN  
COUT  
VI = GND or VDDQ  
2
2
3
VOUT = GND or VDDQ  
1Guaranteed by design, not 100% tested in production.  
0792A—04/15/04  
4

与97U877AH相关器件

型号 品牌 描述 获取价格 数据表
97U877AHLF IDT 1.8V Wide Range Frequency Clock Driver

获取价格

97U877AHLF-T IDT 暂无描述

获取价格

97U877AHT IDT CABGA-52, Reel

获取价格

97U877AK IDT VFQFPN-40, Tray

获取价格

97U877AKLF IDT VFQFPN-40, Tray

获取价格

97U877AKLF-T IDT PLL Based Clock Driver, 97U Series, 10 True Output(s), 0 Inverted Output(s), MLF-40

获取价格