5秒后页面跳转
74S109DC PDF预览

74S109DC

更新时间: 2024-11-21 20:03:19
品牌 Logo 应用领域
飞兆/仙童 - FAIRCHILD 逻辑集成电路触发器
页数 文件大小 规格书
2页 63K
描述
J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, CDIP16,

74S109DC 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete包装说明:DIP, DIP16,.3
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.85Is Samacsys:N
JESD-30 代码:R-XDIP-T16JESD-609代码:e0
逻辑集成电路类型:J-K FLIP-FLOP湿度敏感等级:2A
功能数量:2端子数量:16
最高工作温度:70 °C最低工作温度:
封装主体材料:CERAMIC封装代码:DIP
封装等效代码:DIP16,.3封装形状:RECTANGULAR
封装形式:IN-LINE峰值回流温度(摄氏度):250
电源:5 V认证状态:Not Qualified
子类别:FF/Latches标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
触发器类型:POSITIVE EDGEBase Number Matches:1

74S109DC 数据手册

 浏览型号74S109DC的Datasheet PDF文件第2页 
This Material Copyrighted By Its Respective Manufacturer  

与74S109DC相关器件

型号 品牌 获取价格 描述 数据表
74S109DCQM FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, CDIP16,
74S109FC FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, CDFP16,
74S109FCQR FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, CDFP16,
74S109PC FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, PDIP16,
74S109PCQM FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, PDIP16,
74S109PCQR FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, PDIP16,
74S10A NXP

获取价格

IC S SERIES, TRIPLE 3-INPUT NAND GATE, PDIP14, Gate
74S10DC ROCHESTER

获取价格

NAND Gate
74S10DC FAIRCHILD

获取价格

NAND Gate, TTL, CDIP14,
74S10DC NSC

获取价格

IC,LOGIC GATE,3 3-INPUT NAND,S-TTL,DIP,14PIN,CERAMIC