5秒后页面跳转
74S109FC PDF预览

74S109FC

更新时间: 2024-09-13 20:03:19
品牌 Logo 应用领域
飞兆/仙童 - FAIRCHILD /
页数 文件大小 规格书
2页 63K
描述
J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, CDFP16,

74S109FC 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete包装说明:DFP, FL16,.3
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.92JESD-30 代码:R-XDFP-F16
JESD-609代码:e0逻辑集成电路类型:J-K FLIP-FLOP
湿度敏感等级:2A功能数量:2
端子数量:16最高工作温度:70 °C
最低工作温度:封装主体材料:CERAMIC
封装代码:DFP封装等效代码:FL16,.3
封装形状:RECTANGULAR封装形式:FLATPACK
峰值回流温度(摄氏度):250电源:5 V
认证状态:Not Qualified子类别:FF/Latches
标称供电电压 (Vsup):5 V表面贴装:YES
技术:TTL温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:FLAT
端子节距:1.27 mm端子位置:DUAL
处于峰值回流温度下的最长时间:30触发器类型:POSITIVE EDGE
Base Number Matches:1

74S109FC 数据手册

 浏览型号74S109FC的Datasheet PDF文件第2页 
This Material Copyrighted By Its Respective Manufacturer  

与74S109FC相关器件

型号 品牌 获取价格 描述 数据表
74S109FCQR FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, CDFP16,
74S109PC FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, PDIP16,
74S109PCQM FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, PDIP16,
74S109PCQR FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, PDIP16,
74S10A NXP

获取价格

IC S SERIES, TRIPLE 3-INPUT NAND GATE, PDIP14, Gate
74S10DC ROCHESTER

获取价格

NAND Gate
74S10DC FAIRCHILD

获取价格

NAND Gate, TTL, CDIP14,
74S10DC NSC

获取价格

IC,LOGIC GATE,3 3-INPUT NAND,S-TTL,DIP,14PIN,CERAMIC
74S10DCQM ROCHESTER

获取价格

NAND Gate
74S10DCQM FAIRCHILD

获取价格

NAND Gate, TTL, CDIP14,