5秒后页面跳转
74S10PC PDF预览

74S10PC

更新时间: 2024-11-25 19:49:19
品牌 Logo 应用领域
飞兆/仙童 - FAIRCHILD 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
1页 30K
描述
NAND Gate, TTL, PDIP14,

74S10PC 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:ObsoleteReach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.53
Is Samacsys:N系列:S
JESD-30 代码:R-PDIP-T14JESD-609代码:e0
逻辑集成电路类型:NAND GATE功能数量:3
输入次数:3端子数量:14
最高工作温度:70 °C最低工作温度:
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装等效代码:DIP14,.3封装形状:RECTANGULAR
封装形式:IN-LINE峰值回流温度(摄氏度):NOT SPECIFIED
电源:5 V认证状态:Not Qualified
施密特触发器:NO子类别:Gates
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIEDBase Number Matches:1

74S10PC 数据手册

  
This Material Copyrighted By Its Respective Manufacturer  

与74S10PC相关器件

型号 品牌 获取价格 描述 数据表
74S10PCQM FAIRCHILD

获取价格

暂无描述
74S10PCQR ROCHESTER

获取价格

NAND Gate
74S11 ETC

获取价格

TRIPLE 3-INPUT AND GATE
74S112B NXP

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDIP16, PLASTI
74S112DC ETC

获取价格

J-K-Type Flip-Flop
74S112DCQM ROCHESTER

获取价格

J-K Flip-Flop
74S112F NXP

获取价格

IC S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP16, CER
74S112PC ETC

获取价格

J-K-Type Flip-Flop
74S112PCQR ROCHESTER

获取价格

J-K Flip-Flop
74S113A NXP

获取价格

J-K Flip-Flop, S Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL