5秒后页面跳转
74S113PC PDF预览

74S113PC

更新时间: 2024-09-15 19:46:07
品牌 Logo 应用领域
飞兆/仙童 - FAIRCHILD 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
2页 60K
描述
Jbar-Kbar Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP14,

74S113PC 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete包装说明:DIP, DIP14,.3
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.56JESD-30 代码:R-PDIP-T14
JESD-609代码:e0逻辑集成电路类型:JBAR-KBAR FLIP-FLOP
湿度敏感等级:2A功能数量:2
端子数量:14最高工作温度:70 °C
最低工作温度:封装主体材料:PLASTIC/EPOXY
封装代码:DIP封装等效代码:DIP14,.3
封装形状:RECTANGULAR封装形式:IN-LINE
峰值回流温度(摄氏度):250电源:5 V
认证状态:Not Qualified子类别:FF/Latches
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
处于峰值回流温度下的最长时间:30触发器类型:NEGATIVE EDGE
Base Number Matches:1

74S113PC 数据手册

 浏览型号74S113PC的Datasheet PDF文件第2页 
This Material Copyrighted By Its Respective Manufacturer  

与74S113PC相关器件

型号 品牌 获取价格 描述 数据表
74S113PCQM FAIRCHILD

获取价格

Jbar-Kbar Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP14,
74S113PCQR FAIRCHILD

获取价格

Jbar-Kbar Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP14,
74S114FC TI

获取价格

IC,FLIP-FLOP,DUAL,J/K TYPE,S-TTL,FP,14PIN,CERAMIC
74S114FC FAIRCHILD

获取价格

Jbar-Kbar Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDFP14,
74S114PC TI

获取价格

IC,FLIP-FLOP,DUAL,J/K TYPE,S-TTL,DIP,14PIN,PLASTIC
74S11A NXP

获取价格

IC S SERIES, TRIPLE 3-INPUT AND GATE, PDIP14, Gate
74S11D TI

获取价格

S SERIES, TRIPLE 3-INPUT AND GATE, PDSO14
74S11DC ETC

获取价格

TRIPLE 3-INPUT AND GATE
74S11DCQM FAIRCHILD

获取价格

AND Gate, TTL, CDIP14,
74S11DR TI

获取价格

S SERIES, TRIPLE 3-INPUT AND GATE, PDSO14