5秒后页面跳转
74S112DCQM PDF预览

74S112DCQM

更新时间: 2024-11-25 19:55:51
品牌 Logo 应用领域
罗彻斯特 - ROCHESTER /
页数 文件大小 规格书
5页 181K
描述
J-K Flip-Flop

74S112DCQM 技术参数

生命周期:Contact ManufacturerReach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.75
逻辑集成电路类型:J-K FLIP-FLOPBase Number Matches:1

74S112DCQM 数据手册

 浏览型号74S112DCQM的Datasheet PDF文件第2页浏览型号74S112DCQM的Datasheet PDF文件第3页浏览型号74S112DCQM的Datasheet PDF文件第4页浏览型号74S112DCQM的Datasheet PDF文件第5页 

与74S112DCQM相关器件

型号 品牌 获取价格 描述 数据表
74S112F NXP

获取价格

IC S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP16, CER
74S112PC ETC

获取价格

J-K-Type Flip-Flop
74S112PCQR ROCHESTER

获取价格

J-K Flip-Flop
74S113A NXP

获取价格

J-K Flip-Flop, S Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL
74S113DC ROCHESTER

获取价格

J-K Flip-Flop
74S113DC FAIRCHILD

获取价格

Jbar-Kbar Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDIP14,
74S113DCQR FAIRCHILD

获取价格

Jbar-Kbar Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDIP14,
74S113F NXP

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14
74S113FC ROCHESTER

获取价格

J-K Flip-Flop
74S113PC FAIRCHILD

获取价格

Jbar-Kbar Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP14,