生命周期: | Obsolete | 包装说明: | SSOP, |
Reach Compliance Code: | unknown | HTS代码: | 8542.39.00.01 |
风险等级: | 5.71 | 其他特性: | SELECT INPUT FOR MULTIPLEXED TRANSMISSION OF REGISTERED/REAL TIME DATA |
系列: | ALVC/VCX/A | JESD-30 代码: | R-PDSO-G56 |
长度: | 18.425 mm | 负载电容(CL): | 50 pF |
逻辑集成电路类型: | REGISTERED BUS TRANSCEIVER | 位数: | 8 |
功能数量: | 2 | 端口数量: | 2 |
端子数量: | 56 | 最高工作温度: | 85 °C |
最低工作温度: | -40 °C | 输出特性: | 3-STATE |
输出极性: | TRUE | 封装主体材料: | PLASTIC/EPOXY |
封装代码: | SSOP | 封装形状: | RECTANGULAR |
封装形式: | SMALL OUTLINE, SHRINK PITCH | 传播延迟(tpd): | 6.6 ns |
认证状态: | Not Qualified | 座面最大高度: | 2.8 mm |
最大供电电压 (Vsup): | 3.6 V | 最小供电电压 (Vsup): | 1.2 V |
标称供电电压 (Vsup): | 3.3 V | 表面贴装: | YES |
技术: | CMOS | 温度等级: | INDUSTRIAL |
端子形式: | GULL WING | 端子节距: | 0.635 mm |
端子位置: | DUAL | 宽度: | 7.5 mm |
Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
74ALVCH16652PV | IDT |
获取价格 |
SSOP-56, Tube | |
74ALVCH16821 | NXP |
获取价格 |
20-bit bus-interface D-type flip-flop; positive-edge trigger 3-State | |
74ALVCH16821DGG | NXP |
获取价格 |
20-bit bus-interface D-type flip-flop; positive-edge trigger 3-State | |
74ALVCH16821DGG | NEXPERIA |
获取价格 |
20-bit bus-interface D-type flip-flop; positive-edge trigger; 3-stateProduction | |
74ALVCH16821DGGRE4 | TI |
获取价格 |
3.3-V 20-BIT BUS-INTERFACE FLIP-FLOP WITH 3-STATE OUTPUTS | |
74ALVCH16821DGGRG4 | TI |
获取价格 |
3.3-V 20-BIT BUS-INTERFACE FLIP-FLOP WITH 3-STATE OUTPUTS | |
74ALVCH16821DGG-T | ETC |
获取价格 |
20-Bit D-Type Flip-Flop | |
74ALVCH16821DL | NXP |
获取价格 |
20-bit bus-interface D-type flip-flop; positive-edge trigger 3-State | |
74ALVCH16821DL,112 | NXP |
获取价格 |
74ALVCH16821 - 20-bit bus-interface D-type flip-flop' positive-edge trigger (3-St | |
74ALVCH16821DL,118 | NXP |
获取价格 |
74ALVCH16821 - 20-bit bus-interface D-type flip-flop' positive-edge trigger (3-St |