5秒后页面跳转
XC4003E-1PGG120M PDF预览

XC4003E-1PGG120M

更新时间: 2024-09-20 20:37:15
品牌 Logo 应用领域
赛灵思 - XILINX 时钟可编程逻辑
页数 文件大小 规格书
151页 10811K
描述
Field Programmable Gate Array, 100 CLBs, 2000 Gates, 166MHz, CMOS, CPGA120, CERAMIC, PGA-120

XC4003E-1PGG120M 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:Obsolete零件包装代码:PGA
包装说明:PGA,针数:120
Reach Compliance Code:unknownECCN代码:3A001.A.2.C
HTS代码:8542.39.00.01风险等级:5.82
最大时钟频率:166 MHzJESD-30 代码:S-CPGA-P120
JESD-609代码:e3长度:34.544 mm
可配置逻辑块数量:100等效关口数量:2000
端子数量:120最高工作温度:125 °C
最低工作温度:-55 °C组织:100 CLBS, 2000 GATES
封装主体材料:CERAMIC, METAL-SEALED COFIRED封装代码:PGA
封装形状:SQUARE封装形式:GRID ARRAY
峰值回流温度(摄氏度):NOT SPECIFIED可编程逻辑类型:FIELD PROGRAMMABLE GATE ARRAY
认证状态:Not Qualified座面最大高度:4.318 mm
最大供电电压:5.5 V最小供电电压:4.5 V
标称供电电压:5 V表面贴装:NO
技术:CMOS温度等级:MILITARY
端子面层:MATTE TIN端子形式:PIN/PEG
端子节距:2.54 mm端子位置:PERPENDICULAR
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:34.544 mm
Base Number Matches:1

XC4003E-1PGG120M 数据手册

 浏览型号XC4003E-1PGG120M的Datasheet PDF文件第2页浏览型号XC4003E-1PGG120M的Datasheet PDF文件第3页浏览型号XC4003E-1PGG120M的Datasheet PDF文件第4页浏览型号XC4003E-1PGG120M的Datasheet PDF文件第5页浏览型号XC4003E-1PGG120M的Datasheet PDF文件第6页浏览型号XC4003E-1PGG120M的Datasheet PDF文件第7页 

与XC4003E-1PGG120M相关器件

型号 品牌 获取价格 描述 数据表
XC4003E-1PQ100C ETC

获取价格

Field Programmable Gate Array (FPGA)
XC4003E-1PQ100I XILINX

获取价格

Field Programmable Gate Array, 100 CLBs, 2000 Gates, 166MHz, 100-Cell, CMOS, PQFP100, PLAS
XC4003E-1PQG100C XILINX

获取价格

Field Programmable Gate Array, 100 CLBs, 2000 Gates, 166MHz, CMOS, PQFP100, PLASTIC, QFP-1
XC4003E-1PQG100I XILINX

获取价格

Field Programmable Gate Array, 100 CLBs, 2000 Gates, 166MHz, CMOS, PQFP100, PLASTIC, QFP-1
XC4003E-1VQ100C ETC

获取价格

Field Programmable Gate Array (FPGA)
XC4003E-1VQ100I XILINX

获取价格

Field Programmable Gate Array, 100 CLBs, 2000 Gates, 166MHz, 100-Cell, CMOS, PQFP100, VQFP
XC4003E-2PC84C ETC

获取价格

Field Programmable Gate Array (FPGA)
XC4003E-2PC84I ETC

获取价格

Field Programmable Gate Array (FPGA)
XC4003E-2PG120C ETC

获取价格

Field Programmable Gate Array (FPGA)
XC4003E-2PG120I ETC

获取价格

Field Programmable Gate Array (FPGA)