5秒后页面跳转
SN74S112NP1 PDF预览

SN74S112NP1

更新时间: 2024-11-05 15:52:23
品牌 Logo 应用领域
德州仪器 - TI 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
7页 283K
描述
IC,FLIP-FLOP,DUAL,J/K TYPE,S-TTL,DIP,16PIN,PLASTIC

SN74S112NP1 技术参数

是否Rohs认证:不符合生命周期:Obsolete
Reach Compliance Code:not_compliant风险等级:5.88
Is Samacsys:NJESD-30 代码:R-PDIP-T16
逻辑集成电路类型:J-K FLIP-FLOP功能数量:2
端子数量:16最高工作温度:70 °C
最低工作温度:封装主体材料:PLASTIC/EPOXY
封装代码:DIP封装等效代码:DIP16,.3
封装形状:RECTANGULAR封装形式:IN-LINE
电源:5 V认证状态:Not Qualified
子类别:FF/Latches标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:COMMERCIAL端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
触发器类型:NEGATIVE EDGEBase Number Matches:1

SN74S112NP1 数据手册

 浏览型号SN74S112NP1的Datasheet PDF文件第2页浏览型号SN74S112NP1的Datasheet PDF文件第3页浏览型号SN74S112NP1的Datasheet PDF文件第4页浏览型号SN74S112NP1的Datasheet PDF文件第5页浏览型号SN74S112NP1的Datasheet PDF文件第6页浏览型号SN74S112NP1的Datasheet PDF文件第7页 

与SN74S112NP1相关器件

型号 品牌 获取价格 描述 数据表
SN74S112NP3 TI

获取价格

J-K Flip-Flop
SN74S113A TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET
SN74S113AD TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET
SN74S113ADR TI

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14
SN74S113AN TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET
SN74S113AN3 ROCHESTER

获取价格

J-K Flip-Flop
SN74S113D TI

获取价格

IC S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14, FF/
SN74S113D3 ROCHESTER

获取价格

J-K Flip-Flop
SN74S113J ROCHESTER

获取价格

J-K Flip-Flop, S Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL
SN74S113J-00 ROCHESTER

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14