5秒后页面跳转
SN74S113ADR PDF预览

SN74S113ADR

更新时间: 2024-11-01 13:00:43
品牌 Logo 应用领域
德州仪器 - TI 触发器
页数 文件大小 规格书
6页 264K
描述
S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14

SN74S113ADR 技术参数

生命周期:Obsolete包装说明:SOP,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.59系列:S
JESD-30 代码:R-PDSO-G14长度:8.65 mm
逻辑集成电路类型:J-K FLIP-FLOP位数:2
功能数量:2端子数量:14
最高工作温度:70 °C最低工作温度:
输出极性:COMPLEMENTARY封装主体材料:PLASTIC/EPOXY
封装代码:SOP封装形状:RECTANGULAR
封装形式:SMALL OUTLINE传播延迟(tpd):7 ns
认证状态:Not Qualified座面最大高度:1.75 mm
最大供电电压 (Vsup):5.25 V最小供电电压 (Vsup):4.75 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:TTL温度等级:COMMERCIAL
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL触发器类型:NEGATIVE EDGE
宽度:3.9 mm最小 fmax:125 MHz
Base Number Matches:1

SN74S113ADR 数据手册

 浏览型号SN74S113ADR的Datasheet PDF文件第2页浏览型号SN74S113ADR的Datasheet PDF文件第3页浏览型号SN74S113ADR的Datasheet PDF文件第4页浏览型号SN74S113ADR的Datasheet PDF文件第5页浏览型号SN74S113ADR的Datasheet PDF文件第6页 

与SN74S113ADR相关器件

型号 品牌 获取价格 描述 数据表
SN74S113AN TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH PRESET
SN74S113AN3 ROCHESTER

获取价格

J-K Flip-Flop
SN74S113D TI

获取价格

IC S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14, FF/
SN74S113D3 ROCHESTER

获取价格

J-K Flip-Flop
SN74S113J ROCHESTER

获取价格

J-K Flip-Flop, S Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL
SN74S113J-00 ROCHESTER

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14
SN74S113J4 ROCHESTER

获取价格

J-K Flip-Flop
SN74S113JP4 ROCHESTER

获取价格

J-K Flip-Flop
SN74S113N ROCHESTER

获取价格

J-K Flip-Flop, S Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL
SN74S113N TI

获取价格

S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDIP14