5秒后页面跳转
SN74LS323DW PDF预览

SN74LS323DW

更新时间: 2024-11-30 23:03:15
品牌 Logo 应用领域
德州仪器 - TI 存储触发器逻辑集成电路光电二极管输出元件
页数 文件大小 规格书
6页 182K
描述
8-BIT UNIVERSAL SHIFT/STORAGE REGISTERS

SN74LS323DW 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete零件包装代码:SOIC
包装说明:SOP, SOP20,.4针数:20
Reach Compliance Code:not_compliantHTS代码:8542.39.00.01
Factory Lead Time:1 week风险等级:5.7
其他特性:HOLD MODE; COMMON I/O PINS; TOTEMPOLE SERIAL SHIFT RIGHT & SHIFT LEFT OUTPUTS; GATED OUTPUT CONTROL计数方向:BIDIRECTIONAL
系列:LSJESD-30 代码:R-PDSO-G20
长度:12.8 mm负载电容(CL):15 pF
逻辑集成电路类型:PARALLEL IN PARALLEL OUT位数:8
功能数量:1端子数量:20
最高工作温度:70 °C最低工作温度:
输出特性:3-STATE输出极性:TRUE
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装等效代码:SOP20,.4封装形状:RECTANGULAR
封装形式:SMALL OUTLINE峰值回流温度(摄氏度):NOT SPECIFIED
电源:5 V最大电源电流(ICC):53 mA
传播延迟(tpd):39 ns认证状态:Not Qualified
座面最大高度:2.65 mm子类别:Shift Registers
最大供电电压 (Vsup):5.25 V最小供电电压 (Vsup):4.75 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:TTL温度等级:COMMERCIAL
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL处于峰值回流温度下的最长时间:NOT SPECIFIED
触发器类型:POSITIVE EDGE宽度:7.5 mm
最小 fmax:35 MHzBase Number Matches:1

SN74LS323DW 数据手册

 浏览型号SN74LS323DW的Datasheet PDF文件第2页浏览型号SN74LS323DW的Datasheet PDF文件第3页浏览型号SN74LS323DW的Datasheet PDF文件第4页浏览型号SN74LS323DW的Datasheet PDF文件第5页浏览型号SN74LS323DW的Datasheet PDF文件第6页 

与SN74LS323DW相关器件

型号 品牌 获取价格 描述 数据表
SN74LS323DW3 TI

获取价格

IC,SHIFT REGISTER,LS-TTL,SOP,20PIN,PLASTIC
SN74LS323DWR TI

获取价格

Universal shift / storage registers 20-SOIC 0 to 70
SN74LS323DWR2 MOTOROLA

获取价格

LS SERIES, 8-BIT BIDIRECTIONAL PARALLEL IN PARALLEL OUT SHIFT REGISTER, TRUE OUTPUT, PDSO2
SN74LS323FN TI

获取价格

LS SERIES, 8-BIT BIDIRECTIONAL PARALLEL IN PARALLEL OUT SHIFT REGISTER, TRUE OUTPUT, PQCC2
SN74LS323J TI

获取价格

IC LS SERIES, 8-BIT BIDIRECTIONAL PARALLEL IN PARALLEL OUT SHIFT REGISTER, TRUE OUTPUT, CD
SN74LS323J-00 TI

获取价格

LS SERIES, 8-BIT BIDIRECTIONAL PARALLEL IN PARALLEL OUT SHIFT REGISTER, TRUE OUTPUT, CDIP2
SN74LS323J4 TI

获取价格

IC,SHIFT REGISTER,LS-TTL,DIP,20PIN,CERAMIC
SN74LS323JD MOTOROLA

获取价格

暂无描述
SN74LS323JDS MOTOROLA

获取价格

暂无描述
SN74LS323JS MOTOROLA

获取价格

LS SERIES, 8-BIT BIDIRECTIONAL PARALLEL IN PARALLEL OUT SHIFT REGISTER, TRUE OUTPUT, CDIP2