是否无铅: | 不含铅 | 是否Rohs认证: | 符合 |
生命周期: | Obsolete | 零件包装代码: | BGA |
包装说明: | 17 X 17 MM, 1 MM PITCH, PLASTIC, BGA-208 | 针数: | 208 |
Reach Compliance Code: | compliant | ECCN代码: | EAR99 |
HTS代码: | 8542.32.00.71 | 风险等级: | 5.84 |
Is Samacsys: | N | 最长访问时间: | 3.8 ns |
其他特性: | ALTERNATIVE MEMORY WIDTH: 10 AND 20 | 周期时间: | 6.7 ns |
JESD-30 代码: | S-PBGA-B208 | JESD-609代码: | e1 |
长度: | 17 mm | 内存密度: | 655360 bit |
内存宽度: | 40 | 湿度敏感等级: | 3 |
功能数量: | 1 | 端子数量: | 208 |
字数: | 16384 words | 字数代码: | 16000 |
工作模式: | SYNCHRONOUS | 最高工作温度: | 70 °C |
最低工作温度: | 组织: | 16KX40 | |
可输出: | YES | 封装主体材料: | PLASTIC/EPOXY |
封装代码: | BGA | 封装形状: | SQUARE |
封装形式: | GRID ARRAY | 并行/串行: | PARALLEL |
峰值回流温度(摄氏度): | 260 | 认证状态: | Not Qualified |
座面最大高度: | 1.97 mm | 最大供电电压 (Vsup): | 2.625 V |
最小供电电压 (Vsup): | 2.375 V | 标称供电电压 (Vsup): | 2.5 V |
表面贴装: | YES | 技术: | CMOS |
温度等级: | COMMERCIAL | 端子面层: | TIN SILVER COPPER |
端子形式: | BALL | 端子节距: | 1 mm |
端子位置: | BOTTOM | 处于峰值回流温度下的最长时间: | 30 |
宽度: | 17 mm | Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
IDT72T4088L6-7BBGI | IDT |
获取价格 |
FIFO, 16KX40, 3.8ns, Synchronous, CMOS, PBGA208, 17 X 17 MM, 1 MM PITCH, PLASTIC, BGA-208 | |
IDT72T4088L6-7BBI | IDT |
获取价格 |
2.5 VOLT HIGH-SPEED TeraSync?? DDR/SDR FIFO 40-BIT CONFIGURATION | |
IDT72T4098 | IDT |
获取价格 |
2.5 VOLT HIGH-SPEED TeraSync?? DDR/SDR FIFO 40-BIT CONFIGURATION | |
IDT72T4098L10BB | IDT |
获取价格 |
2.5 VOLT HIGH-SPEED TeraSync?? DDR/SDR FIFO 40-BIT CONFIGURATION | |
IDT72T4098L10BBG | IDT |
获取价格 |
FIFO, 32KX40, 4.5ns, Synchronous, CMOS, PBGA208, 17 X 17 MM, 1 MM PITCH, PLASTIC, BGA-208 | |
IDT72T4098L10BBI | IDT |
获取价格 |
2.5 VOLT HIGH-SPEED TeraSync?? DDR/SDR FIFO 40-BIT CONFIGURATION | |
IDT72T4098L4BB | IDT |
获取价格 |
2.5 VOLT HIGH-SPEED TeraSync?? DDR/SDR FIFO 40-BIT CONFIGURATION | |
IDT72T4098L4BBG | IDT |
获取价格 |
FIFO, 32KX40, 3.2ns, Synchronous, CMOS, PBGA208, 17 X 17 MM, 1 MM PITCH, PLASTIC, BGA-208 | |
IDT72T4098L4BBI | IDT |
获取价格 |
2.5 VOLT HIGH-SPEED TeraSync?? DDR/SDR FIFO 40-BIT CONFIGURATION | |
IDT72T4098L5BB | IDT |
获取价格 |
2.5 VOLT HIGH-SPEED TeraSync?? DDR/SDR FIFO 40-BIT CONFIGURATION |