5秒后页面跳转
HEF4027BT PDF预览

HEF4027BT

更新时间: 2024-09-24 11:13:31
品牌 Logo 应用领域
安世 - NEXPERIA 光电二极管逻辑集成电路触发器
页数 文件大小 规格书
11页 215K
描述
Dual JK flip-flopProduction

HEF4027BT 技术参数

是否Rohs认证: 符合生命周期:Active
包装说明:SOP,Reach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:1.61
系列:4000/14000/40000JESD-30 代码:R-PDSO-G16
JESD-609代码:e4长度:9.9 mm
逻辑集成电路类型:J-K FLIP-FLOP湿度敏感等级:1
位数:2功能数量:2
端子数量:16最高工作温度:85 °C
最低工作温度:-40 °C输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
峰值回流温度(摄氏度):260传播延迟(tpd):210 ns
座面最大高度:1.75 mm最大供电电压 (Vsup):15 V
最小供电电压 (Vsup):3 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子面层:Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
触发器类型:POSITIVE EDGE宽度:3.9 mm
最小 fmax:4 MHzBase Number Matches:1

HEF4027BT 数据手册

 浏览型号HEF4027BT的Datasheet PDF文件第2页浏览型号HEF4027BT的Datasheet PDF文件第3页浏览型号HEF4027BT的Datasheet PDF文件第4页浏览型号HEF4027BT的Datasheet PDF文件第5页浏览型号HEF4027BT的Datasheet PDF文件第6页浏览型号HEF4027BT的Datasheet PDF文件第7页 
HEF4027B  
Dual JK flip-flop  
Rev. 11 — 7 December 2021  
Product data sheet  
1. General description  
The HEF4027B is a dual positive-edge triggered JK flip-flop featuring independent set direct (nSD),  
clear direct (nCD), clock inputs (nCP) and complementary outputs (nQ and nQ). Data is accepted  
when nCP is LOW, and transferred to the output on the positive-going edge of the clock. The  
asynchronous clear-direct (nCD) and set-direct (nSD) are independent and override the nJ, nK,  
and nCP inputs. Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower  
clock rise and fall times. Inputs include clamp diodes. This enables the use of current limiting  
resistors to interface inputs to voltages in excess of VDD  
.
2. Features and benefits  
Wide supply voltage range from 3.0 V to 15.0 V  
CMOS low power dissipation  
High noise immunity  
Fully static operation  
5 V, 10 V, and 15 V parametric ratings  
Standardized symmetrical output characteristics  
Complies with JEDEC standard JESD 13-B  
ESD protection:  
HBM JESD22-A114F exceeds 2000 V  
MM JESD22-A115-B exceeds 200 V  
Specified from -40 °C to +85 °C  
3. Applications  
Registers  
Counters  
Control circuits  
4. Ordering information  
Table 1. Ordering information  
Type number  
Package  
Temperature range  
-40 °C to +85 °C  
Name  
Description  
Version  
HEF4027BT  
SO16  
plastic small outline package; 16 leads;  
body width 3.9 mm  
SOT109-1  
 
 
 
 

HEF4027BT 替代型号

型号 品牌 替代类型 描述 数据表
HEC4027BT NXP

类似代替

Dual JK flip-flop
CD4027BMT TI

功能相似

CMOS DUAL J-K MASTER-SLAVER FLIP-FLOP
CD4027BM96 TI

功能相似

CMOS DUAL J-K MASTER-SLAVER FLIP-FLOP

与HEF4027BT相关器件

型号 品牌 获取价格 描述 数据表
HEF4027BT,652 NXP

获取价格

HEF4027B - Dual JK flip-flop SOP 16-Pin
HEF4027BT,653 NXP

获取价格

HEF4027B - Dual JK flip-flop SOP 16-Pin
HEF4027BTD NXP

获取价格

Dual JK flip-flop
HEF4027BTD-T ETC

获取价格

J-K-Type Flip-Flop
HEF4027BT-Q100 NXP

获取价格

IC J-K FLIP-FLOP, FF/Latch
HEF4027BT-Q100 NEXPERIA

获取价格

Dual JK flip-flopProduction
HEF4027BT-Q100,118 NXP

获取价格

J-K Flip-Flop, 4000/14000/40000 Series, 2-Func, Positive Edge Triggered, 2-Bit, Complement
HEF4027BT-Q100J NXP

获取价格

HEF4027B-Q100 - Dual JK flip-flop SOP 16-Pin
HEF4027BT-T NXP

获取价格

IC 4000/14000/40000 SERIES, DUAL POSITIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTP
HEF4028B NXP

获取价格

1-of-10 decoder