5秒后页面跳转
GAL20V8A-12JC PDF预览

GAL20V8A-12JC

更新时间: 2024-11-08 20:59:19
品牌 Logo 应用领域
德州仪器 - TI 时钟输入元件可编程逻辑
页数 文件大小 规格书
4页 116K
描述
EE PLD, 12ns, CDIP24, CERAMIC, DIP-24

GAL20V8A-12JC 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete零件包装代码:DIP
包装说明:DIP, DIP24,.3针数:24
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.72其他特性:POWER-UP RESET; REGISTER PRELOAD
架构:PAL-TYPE最大时钟频率:45.5 MHz
JESD-30 代码:R-GDIP-T24JESD-609代码:e0
专用输入次数:12I/O 线路数量:8
输入次数:20输出次数:8
产品条款数:64端子数量:24
最高工作温度:75 °C最低工作温度:
组织:12 DEDICATED INPUTS, 8 I/O输出函数:MACROCELL
封装主体材料:CERAMIC, GLASS-SEALED封装代码:DIP
封装等效代码:DIP24,.3封装形状:RECTANGULAR
封装形式:IN-LINE峰值回流温度(摄氏度):NOT SPECIFIED
电源:5 V可编程逻辑类型:EE PLD
传播延迟:12 ns认证状态:Not Qualified
座面最大高度:5.715 mm子类别:Programmable Logic Devices
最大供电电压:5.25 V最小供电电压:4.75 V
标称供电电压:5 V表面贴装:NO
技术:CMOS温度等级:COMMERCIAL EXTENDED
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:7.62 mm
Base Number Matches:1

GAL20V8A-12JC 数据手册

 浏览型号GAL20V8A-12JC的Datasheet PDF文件第2页浏览型号GAL20V8A-12JC的Datasheet PDF文件第3页浏览型号GAL20V8A-12JC的Datasheet PDF文件第4页 

与GAL20V8A-12JC相关器件

型号 品牌 获取价格 描述 数据表
GAL20V8A-12L NSC

获取价格

Generic Array Logic
GAL20V8A-12LC LATTICE

获取价格

EE PLD, 12ns, PAL-Type, CMOS, CDIP24,
GAL20V8A-12LD LATTICE

获取价格

EE PLD, 12ns, PAL-Type, CMOS, CDIP24,
GAL20V8A-12LJ LATTICE

获取价格

EE PLD, 12ns, PAL-Type, CMOS, PQCC28,
GAL20V8A-12LJC NSC

获取价格

Generic Array Logic
GAL20V8A-12LJC TI

获取价格

EE PLD, 12ns, CDIP24, CERAMIC, DIP-24
GAL20V8A-12LJI NSC

获取价格

Generic Array Logic
GAL20V8A-12LJM NSC

获取价格

Generic Array Logic
GAL20V8A-12LNC NSC

获取价格

Generic Array Logic
GAL20V8A-12LNI NSC

获取价格

Generic Array Logic