是否Rohs认证: | 不符合 | 生命周期: | Obsolete |
包装说明: | DIP, DIP24,.3 | Reach Compliance Code: | compliant |
ECCN代码: | EAR99 | HTS代码: | 8542.39.00.01 |
风险等级: | 5.92 | 架构: | PAL-TYPE |
最大时钟频率: | 62.5 MHz | JESD-30 代码: | R-XDIP-T24 |
JESD-609代码: | e0 | 输入次数: | 20 |
输出次数: | 8 | 产品条款数: | 64 |
端子数量: | 24 | 最高工作温度: | 70 °C |
最低工作温度: | 输出函数: | MACROCELL | |
封装主体材料: | CERAMIC | 封装代码: | DIP |
封装等效代码: | DIP24,.3 | 封装形状: | RECTANGULAR |
封装形式: | IN-LINE | 电源: | 5 V |
可编程逻辑类型: | EE PLD | 传播延迟: | 12 ns |
认证状态: | Not Qualified | 子类别: | Programmable Logic Devices |
标称供电电压: | 5 V | 表面贴装: | NO |
技术: | CMOS | 温度等级: | COMMERCIAL |
端子面层: | Tin/Lead (Sn/Pb) | 端子形式: | THROUGH-HOLE |
端子节距: | 2.54 mm | 端子位置: | DUAL |
Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
GAL20V8A-12LD | LATTICE |
获取价格 |
EE PLD, 12ns, PAL-Type, CMOS, CDIP24, | |
GAL20V8A-12LJ | LATTICE |
获取价格 |
EE PLD, 12ns, PAL-Type, CMOS, PQCC28, | |
GAL20V8A-12LJC | NSC |
获取价格 |
Generic Array Logic | |
GAL20V8A-12LJC | TI |
获取价格 |
EE PLD, 12ns, CDIP24, CERAMIC, DIP-24 | |
GAL20V8A-12LJI | NSC |
获取价格 |
Generic Array Logic | |
GAL20V8A-12LJM | NSC |
获取价格 |
Generic Array Logic | |
GAL20V8A-12LNC | NSC |
获取价格 |
Generic Array Logic | |
GAL20V8A-12LNI | NSC |
获取价格 |
Generic Array Logic | |
GAL20V8A-12LNM | NSC |
获取价格 |
Generic Array Logic | |
GAL20V8A-12LR | LATTICE |
获取价格 |
EE PLD, 12ns, PAL-Type, CMOS, CQCC28, |