5秒后页面跳转
GAL20V8A-12LC PDF预览

GAL20V8A-12LC

更新时间: 2024-11-08 14:50:27
品牌 Logo 应用领域
莱迪思 - LATTICE 时钟可编程逻辑
页数 文件大小 规格书
27页 1469K
描述
EE PLD, 12ns, PAL-Type, CMOS, CDIP24,

GAL20V8A-12LC 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:DIP, DIP24,.3Reach Compliance Code:compliant
ECCN代码:EAR99HTS代码:8542.39.00.01
风险等级:5.92架构:PAL-TYPE
最大时钟频率:62.5 MHzJESD-30 代码:R-XDIP-T24
JESD-609代码:e0输入次数:20
输出次数:8产品条款数:64
端子数量:24最高工作温度:70 °C
最低工作温度:输出函数:MACROCELL
封装主体材料:CERAMIC封装代码:DIP
封装等效代码:DIP24,.3封装形状:RECTANGULAR
封装形式:IN-LINE电源:5 V
可编程逻辑类型:EE PLD传播延迟:12 ns
认证状态:Not Qualified子类别:Programmable Logic Devices
标称供电电压:5 V表面贴装:NO
技术:CMOS温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
Base Number Matches:1

GAL20V8A-12LC 数据手册

 浏览型号GAL20V8A-12LC的Datasheet PDF文件第2页浏览型号GAL20V8A-12LC的Datasheet PDF文件第3页浏览型号GAL20V8A-12LC的Datasheet PDF文件第4页浏览型号GAL20V8A-12LC的Datasheet PDF文件第5页浏览型号GAL20V8A-12LC的Datasheet PDF文件第6页浏览型号GAL20V8A-12LC的Datasheet PDF文件第7页 

与GAL20V8A-12LC相关器件

型号 品牌 获取价格 描述 数据表
GAL20V8A-12LD LATTICE

获取价格

EE PLD, 12ns, PAL-Type, CMOS, CDIP24,
GAL20V8A-12LJ LATTICE

获取价格

EE PLD, 12ns, PAL-Type, CMOS, PQCC28,
GAL20V8A-12LJC NSC

获取价格

Generic Array Logic
GAL20V8A-12LJC TI

获取价格

EE PLD, 12ns, CDIP24, CERAMIC, DIP-24
GAL20V8A-12LJI NSC

获取价格

Generic Array Logic
GAL20V8A-12LJM NSC

获取价格

Generic Array Logic
GAL20V8A-12LNC NSC

获取价格

Generic Array Logic
GAL20V8A-12LNI NSC

获取价格

Generic Array Logic
GAL20V8A-12LNM NSC

获取价格

Generic Array Logic
GAL20V8A-12LR LATTICE

获取价格

EE PLD, 12ns, PAL-Type, CMOS, CQCC28,