5秒后页面跳转
GAL20RA10-12LJ PDF预览

GAL20RA10-12LJ

更新时间: 2024-09-20 20:33:43
品牌 Logo 应用领域
莱迪思 - LATTICE 时钟输入元件可编程逻辑
页数 文件大小 规格书
4页 151K
描述
EE PLD, 12ns, PAL-Type, CMOS, PQCC28, PLASTIC, LCC-28

GAL20RA10-12LJ 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:QLCC包装说明:QCCJ, LDCC28,.5SQ
针数:28Reach Compliance Code:compliant
ECCN代码:EAR99HTS代码:8542.39.00.01
风险等级:5.8其他特性:PAL WITH MACROCELLS; 10 MACROCELLS; REGISTER PRELOAD; POWER-UP RESET; ASYNCHRONOUS RESET
架构:PAL-TYPE最大时钟频率:62.5 MHz
JESD-30 代码:S-PQCC-J28JESD-609代码:e0
长度:11.5062 mm湿度敏感等级:1
专用输入次数:10I/O 线路数量:10
输入次数:20输出次数:10
产品条款数:80端子数量:28
最高工作温度:75 °C最低工作温度:
组织:10 DEDICATED INPUTS, 10 I/O输出函数:MACROCELL
封装主体材料:PLASTIC/EPOXY封装代码:QCCJ
封装等效代码:LDCC28,.5SQ封装形状:SQUARE
封装形式:CHIP CARRIER电源:5 V
可编程逻辑类型:EE PLD传播延迟:12 ns
认证状态:Not Qualified座面最大高度:4.57 mm
子类别:Programmable Logic Devices最大供电电压:5.25 V
最小供电电压:4.75 V标称供电电压:5 V
表面贴装:YES技术:CMOS
温度等级:COMMERCIAL EXTENDED端子面层:Tin/Lead (Sn85Pb15)
端子形式:J BEND端子节距:1.27 mm
端子位置:QUAD宽度:11.5062 mm
Base Number Matches:1

GAL20RA10-12LJ 数据手册

 浏览型号GAL20RA10-12LJ的Datasheet PDF文件第2页浏览型号GAL20RA10-12LJ的Datasheet PDF文件第3页浏览型号GAL20RA10-12LJ的Datasheet PDF文件第4页 

与GAL20RA10-12LJ相关器件

型号 品牌 获取价格 描述 数据表
GAL20RA10-12LP ETC

获取价格

Electrically-Erasable PLD
GAL20RA10-15D ETC

获取价格

ASIC
GAL20RA10-15J ETC

获取价格

ASIC
GAL20RA10-15JC TI

获取价格

EE PLD, 15ns, CDIP24, CERAMIC, DIP-24
GAL20RA10-15JC NSC

获取价格

IC EE PLD, 15 ns, CDIP24, CERAMIC, DIP-24, Programmable Logic Device
GAL20RA10-15LJ LATTICE

获取价格

EE PLD, 15ns, PAL-Type, CMOS, PQCC28, PLASTIC, LCC-28
GAL20RA10-15LPB LATTICE

获取价格

EE PLD, 15ns, CMOS, PDIP24, PLASTIC, DIP-24
GAL20RA10-15NC ETC

获取价格

Electrically-Erasable PLD
GAL20RA10-15P ETC

获取价格

ASIC
GAL20RA10-15VC NSC

获取价格

IC EE PLD, 15 ns, PQCC28, PLASTIC, LCC-28, Programmable Logic Device