5秒后页面跳转
EP20K300EQC208-3 PDF预览

EP20K300EQC208-3

更新时间: 2024-09-19 05:05:43
品牌 Logo 应用领域
英特尔 - INTEL 时钟输入元件可编程逻辑
页数 文件大小 规格书
203页 9273K
描述
Loadable PLD, PQFP208, 30.40 X 30.40 MM, 0.50 MM PITCH, PLASTIC, QFP-208

EP20K300EQC208-3 技术参数

生命周期:Obsolete包装说明:FQFP,
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.63最大时钟频率:160 MHz
JESD-30 代码:S-PQFP-G208JESD-609代码:e3
长度:28 mm专用输入次数:4
I/O 线路数量:120端子数量:208
最高工作温度:85 °C最低工作温度:
组织:4 DEDICATED INPUTS, 120 I/O输出函数:MACROCELL
封装主体材料:PLASTIC/EPOXY封装代码:FQFP
封装形状:SQUARE封装形式:FLATPACK, FINE PITCH
可编程逻辑类型:LOADABLE PLD认证状态:Not Qualified
座面最大高度:4.1 mm最大供电电压:1.89 V
最小供电电压:1.71 V标称供电电压:1.8 V
表面贴装:YES温度等级:OTHER
端子面层:MATTE TIN端子形式:GULL WING
端子节距:0.5 mm端子位置:QUAD
宽度:28 mmBase Number Matches:1

EP20K300EQC208-3 数据手册

 浏览型号EP20K300EQC208-3的Datasheet PDF文件第2页浏览型号EP20K300EQC208-3的Datasheet PDF文件第3页浏览型号EP20K300EQC208-3的Datasheet PDF文件第4页浏览型号EP20K300EQC208-3的Datasheet PDF文件第5页浏览型号EP20K300EQC208-3的Datasheet PDF文件第6页浏览型号EP20K300EQC208-3的Datasheet PDF文件第7页 

与EP20K300EQC208-3相关器件

型号 品牌 获取价格 描述 数据表
EP20K300EQC240-1 ALTERA

获取价格

Programmable Logic Device Family
EP20K300EQC240-1ES ETC

获取价格

FPGA
EP20K300EQC240-1XN ALTERA

获取价格

Loadable PLD, 1.68ns, CMOS, PQFP240, PLASTIC, QFP-240
EP20K300EQC240-2ES ETC

获取价格

FPGA
EP20K300EQC240-3 ALTERA

获取价格

Programmable Logic Device Family
EP20K300EQC240-3ES ETC

获取价格

FPGA
EP20K300EQC240-3X ALTERA

获取价格

暂无描述
EP20K300EQC240XES ALTERA

获取价格

Loadable PLD, PQFP240, 34.90 X 34.90 MM, 0.50 MM PITCH, PLASTIC, QFP-240
EP20K300EQI208-1 INTEL

获取价格

Field Programmable Gate Array
EP20K300EQI208-2 INTEL

获取价格

Field Programmable Gate Array