5秒后页面跳转
74HC1G00GW-Q100H PDF预览

74HC1G00GW-Q100H

更新时间: 2024-01-29 15:31:06
品牌 Logo 应用领域
恩智浦 - NXP /
页数 文件大小 规格书
12页 104K
描述
74HC(T)1G00-Q100 - 2-input NAND gate TSSOP 5-Pin

74HC1G00GW-Q100H 技术参数

是否Rohs认证:符合生命周期:Transferred
零件包装代码:TSSOP包装说明:1.25 MM, PLASTIC, MO-203, SC-88A, SOT353-1, TSSOP-5
针数:5Reach Compliance Code:compliant
风险等级:5.76Is Samacsys:N
Base Number Matches:1

74HC1G00GW-Q100H 数据手册

 浏览型号74HC1G00GW-Q100H的Datasheet PDF文件第1页浏览型号74HC1G00GW-Q100H的Datasheet PDF文件第3页浏览型号74HC1G00GW-Q100H的Datasheet PDF文件第4页浏览型号74HC1G00GW-Q100H的Datasheet PDF文件第5页浏览型号74HC1G00GW-Q100H的Datasheet PDF文件第6页浏览型号74HC1G00GW-Q100H的Datasheet PDF文件第7页 
NXP Semiconductors  
74HC1G00-Q100; 74HCT1G00-Q100  
2-input NAND gate  
4. Marking  
Table 2.  
Marking codes  
Type number  
Marking[1]  
HA  
74HC1G00GW-Q100  
74HCT1G00GW-Q100  
74HC1G00GV-Q100  
74HCT1G00GV-Q100  
TA  
H00  
T00  
[1] The pin 1 indicator is located on the lower left corner of the device, below the marking code.  
5. Functional diagram  
B
1
2
1
2
B
A
&
Y
4
4
Y
A
mna097  
mna098  
mna099  
Fig 1. Logic symbol  
Fig 2. IEC logic symbol  
Fig 3. Logic diagram  
6. Pinning information  
6.1 Pinning  
ꢀꢁ+&ꢂ*ꢃꢃꢄ4ꢂꢃꢃ  
ꢀꢁ+&7ꢂ*ꢃꢃꢄ4ꢂꢃꢃ  
%
$
9
&&  
*1'  
<
DDDꢀꢁꢁꢂꢃꢄꢅ  
Fig 4. Pin configuration  
6.2 Pin description  
Table 3.  
Pin description  
Pin  
Symbol  
Description  
data input  
B
1
2
3
4
5
A
data input  
GND  
Y
ground (0 V)  
data output  
supply voltage  
VCC  
74HC_HCT1G00_Q100  
All information provided in this document is subject to legal disclaimers.  
© NXP B.V. 2013. All rights reserved.  
Product data sheet  
Rev. 1 — 16 September 2013  
2 of 12  
 
 
 
 
 
 

与74HC1G00GW-Q100H相关器件

型号 品牌 描述 获取价格 数据表
74HC1G00-Q100 NEXPERIA 2-input NAND gate

获取价格

74HC1G02 NXP 2-input NOR gate

获取价格

74HC1G02GV NXP 2-input NOR gate

获取价格

74HC1G02GV NEXPERIA 2-input NOR gateProduction

获取价格

74HC1G02GV,125 NXP 74HC(T)1G02 - 2-input NOR gate TSOP 5-Pin

获取价格

74HC1G02GV-Q100 NXP HC/UH SERIES, 2-INPUT NOR GATE, PDSO5, PLASTIC, SOT-753, SC-74A, 5 PIN

获取价格