5秒后页面跳转
74AUP1G3208GF PDF预览

74AUP1G3208GF

更新时间: 2024-01-04 02:50:06
品牌 Logo 应用领域
恩智浦 - NXP 栅极逻辑集成电路光电二极管
页数 文件大小 规格书
19页 71K
描述
Low-power 3-input OR-AND gate

74AUP1G3208GF 技术参数

生命周期:Active包装说明:HVBCC,
Reach Compliance Code:compliant风险等级:1.6
系列:AUP/ULP/VJESD-30 代码:R-PBCC-B6
长度:1 mm逻辑集成电路类型:OR-AND GATE
湿度敏感等级:1功能数量:1
输入次数:3端子数量:6
最高工作温度:125 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:HVBCC
封装形状:RECTANGULAR封装形式:CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE
峰值回流温度(摄氏度):260传播延迟(tpd):20.1 ns
座面最大高度:0.35 mm最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):0.8 V标称供电电压 (Vsup):1.1 V
表面贴装:YES技术:CMOS
温度等级:AUTOMOTIVE端子形式:BUTT
端子位置:BOTTOM处于峰值回流温度下的最长时间:30
宽度:0.8 mmBase Number Matches:1

74AUP1G3208GF 数据手册

 浏览型号74AUP1G3208GF的Datasheet PDF文件第13页浏览型号74AUP1G3208GF的Datasheet PDF文件第14页浏览型号74AUP1G3208GF的Datasheet PDF文件第15页浏览型号74AUP1G3208GF的Datasheet PDF文件第16页浏览型号74AUP1G3208GF的Datasheet PDF文件第17页浏览型号74AUP1G3208GF的Datasheet PDF文件第18页 
74AUP1G3208  
Philips Semiconductors  
Low-power 3-input OR-AND gate  
22. Contents  
1
2
3
4
5
6
General description . . . . . . . . . . . . . . . . . . . . . . 1  
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1  
Quick reference data . . . . . . . . . . . . . . . . . . . . . 2  
Ordering information. . . . . . . . . . . . . . . . . . . . . 2  
Marking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3  
Functional diagram . . . . . . . . . . . . . . . . . . . . . . 3  
7
7.1  
7.2  
Pinning information. . . . . . . . . . . . . . . . . . . . . . 3  
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3  
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 4  
8
8.1  
8.2  
Functional description . . . . . . . . . . . . . . . . . . . 4  
Function table . . . . . . . . . . . . . . . . . . . . . . . . . . 4  
Logic configurations . . . . . . . . . . . . . . . . . . . . . 4  
9
Limiting values. . . . . . . . . . . . . . . . . . . . . . . . . . 5  
Recommended operating conditions. . . . . . . . 6  
Static characteristics. . . . . . . . . . . . . . . . . . . . . 6  
Dynamic characteristics . . . . . . . . . . . . . . . . . 10  
Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12  
Package outline . . . . . . . . . . . . . . . . . . . . . . . . 14  
Abbreviations. . . . . . . . . . . . . . . . . . . . . . . . . . 17  
Revision history. . . . . . . . . . . . . . . . . . . . . . . . 17  
Data sheet status . . . . . . . . . . . . . . . . . . . . . . . 18  
Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18  
Disclaimers. . . . . . . . . . . . . . . . . . . . . . . . . . . . 18  
Trademarks. . . . . . . . . . . . . . . . . . . . . . . . . . . . 18  
Contact information . . . . . . . . . . . . . . . . . . . . 18  
10  
11  
12  
13  
14  
15  
16  
17  
18  
19  
20  
21  
© Koninklijke Philips Electronics N.V. 2006  
All rights are reserved. Reproduction in whole or in part is prohibited without the prior  
written consent of the copyright owner. The information presented in this document does  
not form part of any quotation or contract, is believed to be accurate and reliable and may  
be changed without notice. No liability will be accepted by the publisher for any  
consequence of its use. Publication thereof does not convey nor imply any license under  
patent- or other industrial or intellectual property rights.  
Date of release: 17 January 2006  
Document number: 74AUP1G3208_1  
Published in The Netherlands  

与74AUP1G3208GF相关器件

型号 品牌 描述 获取价格 数据表
74AUP1G3208GF,132 NXP 74AUP1G3208 - Low-power 3-input OR-AND gate SON 6-Pin

获取价格

74AUP1G3208GF/S500,132 NXP OR-AND Gate, AUP/ULP/V Series, 1-Func, 3-Input, CMOS, PDSO6

获取价格

74AUP1G3208GM NXP Low-power 3-input OR-AND gate

获取价格

74AUP1G3208GM NEXPERIA Low-power 3-input OR-AND gateProduction

获取价格

74AUP1G3208GM,132 NXP 74AUP1G3208 - Low-power 3-input OR-AND gate SON 6-Pin

获取价格

74AUP1G3208GN NXP Low-power 3-input OR-AND gate

获取价格