是否Rohs认证: | 不符合 | 生命周期: | Transferred |
包装说明: | SOP, SOP16,.25 | Reach Compliance Code: | unknown |
风险等级: | 5.8 | Is Samacsys: | N |
JESD-30 代码: | R-PDSO-G16 | JESD-609代码: | e0 |
逻辑集成电路类型: | J-K FLIP-FLOP | 最大频率@ Nom-Sup: | 80000000 Hz |
最大I(ol): | 0.008 A | 功能数量: | 2 |
端子数量: | 16 | 最高工作温度: | 70 °C |
最低工作温度: | 封装主体材料: | PLASTIC/EPOXY | |
封装代码: | SOP | 封装等效代码: | SOP16,.25 |
封装形状: | RECTANGULAR | 封装形式: | SMALL OUTLINE |
电源: | 5 V | 最大电源电流(ICC): | 4 mA |
认证状态: | Not Qualified | 子类别: | FF/Latches |
标称供电电压 (Vsup): | 5 V | 表面贴装: | YES |
技术: | TTL | 温度等级: | COMMERCIAL |
端子面层: | Tin/Lead (Sn/Pb) | 端子形式: | GULL WING |
端子节距: | 1.27 mm | 端子位置: | DUAL |
触发器类型: | POSITIVE EDGE | Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
74ALS109AD-T | NXP |
获取价格 |
暂无描述 | |
74ALS109AN | NXP |
获取价格 |
Dual J-K positive edge-triggered flip-flop with set and reset | |
74ALS109AN | PHILIPS |
获取价格 |
J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, PDIP16, | |
74ALS10A | NXP |
获取价格 |
Triple 3-Input NAND gate | |
74ALS10AD | NXP |
获取价格 |
Triple 3-Input NAND gate | |
74ALS10AN | NXP |
获取价格 |
Triple 3-Input NAND gate | |
74ALS112 | NXP |
获取价格 |
Dual J-K negative edge-triggered flip-flop | |
74ALS112A | NXP |
获取价格 |
Dual J-K negative edge-triggered flip-flop | |
74ALS112AD | NXP |
获取价格 |
Dual J-K negative edge-triggered flip-flop | |
74ALS112AN | NXP |
获取价格 |
Dual J-K negative edge-triggered flip-flop |