5秒后页面跳转
74ALS109AN PDF预览

74ALS109AN

更新时间: 2024-09-14 22:36:59
品牌 Logo 应用领域
恩智浦 - NXP 触发器逻辑集成电路光电二极管
页数 文件大小 规格书
9页 95K
描述
Dual J-K positive edge-triggered flip-flop with set and reset

74ALS109AN 技术参数

生命周期:Obsolete零件包装代码:DIP
包装说明:DIP, DIP16,.3针数:16
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.3系列:ALS
JESD-30 代码:R-PDIP-T16长度:19.025 mm
负载电容(CL):50 pF逻辑集成电路类型:J-KBAR FLIP-FLOP
最大频率@ Nom-Sup:80000000 Hz最大I(ol):0.008 A
位数:2功能数量:2
端子数量:16最高工作温度:70 °C
最低工作温度:输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装等效代码:DIP16,.3封装形状:RECTANGULAR
封装形式:IN-LINE电源:5 V
最大电源电流(ICC):4 mA传播延迟(tpd):14 ns
认证状态:Not Qualified座面最大高度:4.2 mm
子类别:FF/Latches最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):4.5 V标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:COMMERCIAL端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
触发器类型:POSITIVE EDGE宽度:7.62 mm
最小 fmax:80 MHzBase Number Matches:1

74ALS109AN 数据手册

 浏览型号74ALS109AN的Datasheet PDF文件第2页浏览型号74ALS109AN的Datasheet PDF文件第3页浏览型号74ALS109AN的Datasheet PDF文件第4页浏览型号74ALS109AN的Datasheet PDF文件第5页浏览型号74ALS109AN的Datasheet PDF文件第6页浏览型号74ALS109AN的Datasheet PDF文件第7页 
INTEGRATED CIRCUITS  
74ALS109A  
Dual J-K positive edge-triggered flip-flop  
with set and reset  
Product specification  
IC05 Data Handbook  
1991 Feb 08  
Philips  
Semiconductors  

与74ALS109AN相关器件

型号 品牌 获取价格 描述 数据表
74ALS10A NXP

获取价格

Triple 3-Input NAND gate
74ALS10AD NXP

获取价格

Triple 3-Input NAND gate
74ALS10AN NXP

获取价格

Triple 3-Input NAND gate
74ALS112 NXP

获取价格

Dual J-K negative edge-triggered flip-flop
74ALS112A NXP

获取价格

Dual J-K negative edge-triggered flip-flop
74ALS112AD NXP

获取价格

Dual J-K negative edge-triggered flip-flop
74ALS112AN NXP

获取价格

Dual J-K negative edge-triggered flip-flop
74ALS11A NXP

获取价格

Triple 3-Input AND gate
74ALS11AD NXP

获取价格

Triple 3-Input AND gate
74ALS11AD-T NXP

获取价格

IC ALS SERIES, TRIPLE 3-INPUT AND GATE, PDSO14, PLASTIC, SO-14, Gate