5秒后页面跳转
54F112SDM PDF预览

54F112SDM

更新时间: 2024-09-17 19:47:47
品牌 Logo 应用领域
飞兆/仙童 - FAIRCHILD 逻辑集成电路触发器
页数 文件大小 规格书
3页 62K
描述
J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TTL, CDIP16, SLIM, CERAMIC, DIP-16

54F112SDM 技术参数

生命周期:Obsolete零件包装代码:DIP
包装说明:DIP,针数:16
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.41系列:F/FAST
JESD-30 代码:R-CDIP-T16逻辑集成电路类型:J-K FLIP-FLOP
位数:2功能数量:2
端子数量:16最高工作温度:125 °C
最低工作温度:-55 °C输出极性:COMPLEMENTARY
封装主体材料:CERAMIC, METAL-SEALED COFIRED封装代码:DIP
封装形状:RECTANGULAR封装形式:IN-LINE
传播延迟(tpd):6.5 ns认证状态:Not Qualified
最大供电电压 (Vsup):5.5 V最小供电电压 (Vsup):4.5 V
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:MILITARY
端子形式:THROUGH-HOLE端子位置:DUAL
触发器类型:NEGATIVE EDGE最小 fmax:130 MHz
Base Number Matches:1

54F112SDM 数据手册

 浏览型号54F112SDM的Datasheet PDF文件第2页浏览型号54F112SDM的Datasheet PDF文件第3页 

与54F112SDM相关器件

型号 品牌 获取价格 描述 数据表
54F112SDMQB FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
54F113/BCA PHILIPS

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDIP14
54F113/BDA YAGEO

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
54F113/BDA PHILIPS

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, CDFP14
54F113DM FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
54F113DMQB NSC

获取价格

IC,FLIP-FLOP,DUAL,J/K TYPE,F-TTL,DIP,14PIN,CERAMIC
54F113FM ETC

获取价格

J-K-Type Flip-Flop
54F113L1MQB FAIRCHILD

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
54F113LM ETC

获取价格

J-K-Type Flip-Flop
54F113LMQB NSC

获取价格

IC,FLIP-FLOP,DUAL,J/K TYPE,F-TTL,LLCC,20PIN,CERAMIC