5秒后页面跳转
PALCE610H-15PC PDF预览

PALCE610H-15PC

更新时间: 2024-09-20 22:30:23
品牌 Logo 应用领域
莱迪思 - LATTICE /
页数 文件大小 规格书
14页 288K
描述
USE GAL DEVICES FOR NEW DESIGNS

PALCE610H-15PC 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:DIP包装说明:0.300 INCH, SKINNY, PLASTIC, DIP-24
针数:24Reach Compliance Code:not_compliant
ECCN代码:EAR99HTS代码:8542.39.00.01
风险等级:5.83架构:PAL-TYPE
最大时钟频率:50 MHzJESD-30 代码:R-PDIP-T24
JESD-609代码:e0长度:30.734 mm
专用输入次数:4I/O 线路数量:16
输入次数:20输出次数:16
产品条款数:160端子数量:24
最高工作温度:75 °C最低工作温度:
组织:4 DEDICATED INPUTS, 16 I/O输出函数:MACROCELL
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装等效代码:DIP24,.3封装形状:RECTANGULAR
封装形式:IN-LINE电源:5 V
可编程逻辑类型:EE PLD传播延迟:15 ns
认证状态:Not Qualified座面最大高度:5.08 mm
子类别:Programmable Logic Devices最大供电电压:5.25 V
最小供电电压:4.75 V标称供电电压:5 V
表面贴装:NO技术:CMOS
温度等级:COMMERCIAL EXTENDED端子面层:Tin/Lead (Sn85Pb15)
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL宽度:7.62 mm
Base Number Matches:1

PALCE610H-15PC 数据手册

 浏览型号PALCE610H-15PC的Datasheet PDF文件第2页浏览型号PALCE610H-15PC的Datasheet PDF文件第3页浏览型号PALCE610H-15PC的Datasheet PDF文件第4页浏览型号PALCE610H-15PC的Datasheet PDF文件第5页浏览型号PALCE610H-15PC的Datasheet PDF文件第6页浏览型号PALCE610H-15PC的Datasheet PDF文件第7页 

与PALCE610H-15PC相关器件

型号 品牌 获取价格 描述 数据表
PALCE610H-20/B3A ETC

获取价格

UV-Erasable/OTP PLD
PALCE610H-20/BLA ETC

获取价格

UV-Erasable/OTP PLD
PALCE610H-25 LATTICE

获取价格

USE GAL DEVICES FOR NEW DESIGNS
PALCE610H-25JC LATTICE

获取价格

USE GAL DEVICES FOR NEW DESIGNS
PALCE610H-25PC LATTICE

获取价格

USE GAL DEVICES FOR NEW DESIGNS
PALCE610H-25PC/4 LATTICE

获取价格

EE PLD, 25ns, CMOS, PDIP24,
PALCE610H-25PC/5 LATTICE

获取价格

EE PLD, 25ns, CMOS, PDIP24,
PALCE630H-15JC ETC

获取价格

UV-Erasable/OTP PLD
PALCE630H-15PC ETC

获取价格

UV-Erasable/OTP PLD
PALCE630H-25JC ETC

获取价格

UV-Erasable/OTP PLD