5秒后页面跳转
PALCE610H-25PC PDF预览

PALCE610H-25PC

更新时间: 2024-11-07 21:53:47
品牌 Logo 应用领域
莱迪思 - LATTICE 可编程逻辑器件光电二极管输入元件时钟
页数 文件大小 规格书
14页 288K
描述
USE GAL DEVICES FOR NEW DESIGNS

PALCE610H-25PC 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:DIP包装说明:0.300 INCH, SKINNY, PLASTIC, DIP-24
针数:24Reach Compliance Code:not_compliant
ECCN代码:EAR99HTS代码:8542.39.00.01
风险等级:5.8Is Samacsys:N
架构:PAL-TYPE最大时钟频率:28.6 MHz
JESD-30 代码:R-PDIP-T24JESD-609代码:e0
长度:30.734 mm专用输入次数:4
I/O 线路数量:16输入次数:20
输出次数:16产品条款数:160
端子数量:24最高工作温度:75 °C
最低工作温度:组织:4 DEDICATED INPUTS, 16 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:DIP封装等效代码:DIP24,.3
封装形状:RECTANGULAR封装形式:IN-LINE
电源:5 V可编程逻辑类型:EE PLD
传播延迟:25 ns认证状态:Not Qualified
座面最大高度:5.08 mm子类别:Programmable Logic Devices
最大供电电压:5.25 V最小供电电压:4.75 V
标称供电电压:5 V表面贴装:NO
技术:CMOS温度等级:COMMERCIAL EXTENDED
端子面层:Tin/Lead (Sn85Pb15)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
宽度:7.62 mmBase Number Matches:1

PALCE610H-25PC 数据手册

 浏览型号PALCE610H-25PC的Datasheet PDF文件第2页浏览型号PALCE610H-25PC的Datasheet PDF文件第3页浏览型号PALCE610H-25PC的Datasheet PDF文件第4页浏览型号PALCE610H-25PC的Datasheet PDF文件第5页浏览型号PALCE610H-25PC的Datasheet PDF文件第6页浏览型号PALCE610H-25PC的Datasheet PDF文件第7页 

与PALCE610H-25PC相关器件

型号 品牌 获取价格 描述 数据表
PALCE610H-25PC/4 LATTICE

获取价格

EE PLD, 25ns, CMOS, PDIP24,
PALCE610H-25PC/5 LATTICE

获取价格

EE PLD, 25ns, CMOS, PDIP24,
PALCE630H-15JC ETC

获取价格

UV-Erasable/OTP PLD
PALCE630H-15PC ETC

获取价格

UV-Erasable/OTP PLD
PALCE630H-25JC ETC

获取价格

UV-Erasable/OTP PLD
PALCE630H-25PC ETC

获取价格

UV-Erasable/OTP PLD
PALH0970 ETC

获取价格

Analog IC
PALH0972 ETC

获取价格

Analog IC
PALH1107E ETC

获取价格

Analog IC
PALH1110 ETC

获取价格

Analog IC