5秒后页面跳转
MT9162AS PDF预览

MT9162AS

更新时间: 2024-02-12 11:33:59
品牌 Logo 应用领域
MITEL 解码器编解码器电信集成电路光电二极管
页数 文件大小 规格书
17页 86K
描述
ISO2-CMOS 5 Volt Single Rail Codec

MT9162AS 技术参数

是否Rohs认证:不符合生命周期:Transferred
包装说明:SOP, SOP20,.4Reach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:5.77
Is Samacsys:N压伸定律:A/MU-LAW
滤波器:YES最大增益公差:1.6 dB
JESD-30 代码:R-PDSO-G20JESD-609代码:e0
长度:12.8 mm线性编码:NOT AVAILABLE
湿度敏感等级:1功能数量:1
端子数量:20工作模式:SYNCHRONOUS/ASYNCHRONOUS
最高工作温度:85 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装等效代码:SOP20,.4封装形状:RECTANGULAR
封装形式:SMALL OUTLINE峰值回流温度(摄氏度):240
电源:5 V认证状态:Not Qualified
座面最大高度:2.65 mm子类别:Codecs
最大压摆率:0.01 mA标称供电电压:5 V
表面贴装:YES技术:CMOS
电信集成电路类型:PROGRAMMABLE CODEC温度等级:INDUSTRIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:GULL WING
端子节距:1.27 mm端子位置:DUAL
处于峰值回流温度下的最长时间:30宽度:7.5 mm
Base Number Matches:1

MT9162AS 数据手册

 浏览型号MT9162AS的Datasheet PDF文件第8页浏览型号MT9162AS的Datasheet PDF文件第9页浏览型号MT9162AS的Datasheet PDF文件第10页浏览型号MT9162AS的Datasheet PDF文件第12页浏览型号MT9162AS的Datasheet PDF文件第13页浏览型号MT9162AS的Datasheet PDF文件第14页 
Advance Information  
MT9162  
tBCL  
tBCLH  
tR  
tF  
CLOCKin  
(BCL)  
70%  
30%  
tBCLL  
tDIS  
tDIH  
70%  
30%  
Din  
tDD  
tDOZL  
70%  
30%  
Dout  
tDOZH  
tDOLZ  
tDOHZ  
tSSH  
tENW  
tSSS  
70%  
30%  
STB  
NOTE: Levels refer to % VDD (CMOS I/O)  
Figure 5 - SSI Synchronous Timing Diagram  
AC Electrical Characteristics- SSI BUS Asynchronous Timing (note 1) (see Figure 6)  
Characteristics  
1 Bit Cell Period  
Sym  
Min  
Typ  
Max  
Units  
Test Conditions  
TDATA  
7812  
3906  
ns  
ns  
BCL=128 kHz  
BCL=256 kHz  
2 Frame Jitter  
Tj  
600  
ns  
ns  
3 Bit 1 Dout Delay from STB  
going high  
tdda1  
Tj+600  
CL=150 pF, RL=1K  
CL=150 pF, RL=1K  
4 Bit 2 Dout Delay from STB  
going high  
tdda2  
tddan  
600+  
600+  
TDATA  
600 +  
ns  
ns  
T
DATA-Tj  
T
DATA+Tj  
5 Bit n Dout Delay from STB  
going high  
600 +  
(n-1) x  
TDATA-Tj  
600 +  
(n-1) x  
TDATA  
600 +  
(n-1) x  
TDATA+Tj  
CL=150 pF, RL=1K  
n=3 to 8  
6 Bit 1 Data Boundary  
TDATA1  
tSU  
TDATA-Tj  
TDATA+Tj  
ns  
ns  
7 Din Bit n Data Setup time from  
STB rising  
TDATA\2  
+500ns-Tj  
+(n-1) x  
TDATA  
n=1-8  
8 Din Data Hold time from STB  
rising  
tho  
TDATA\2  
+500ns+Tj  
+(n-1) x  
TDATA  
ns  
† Timing is over recommended temperature range & recommended power supply voltages.  
Typical figures are at 25°C and are for design aid only: not guaranteed and not subject to production testing.  
7-171  

与MT9162AS相关器件

型号 品牌 描述 获取价格 数据表
MT91633AS MICROSEMI Telecom IC, PDSO16,

获取价格

MT91633AS ZARLINK Telecom Circuit, 1-Func, PDSO16, SOIC-16

获取价格

MT91634AQ MICROSEMI Telecom IC, PDSO36,

获取价格

MT9171 MITEL ISO2-CMOS ST-BUS⑩ FAMILY Digital Subscriber I

获取价格

MT9171 ZARLINK ISO2-CMOS ST-BUS FAMILY

获取价格

MT9171_06 ZARLINK Digital Subscriber Interface Circuit Digital Network Interface Circuit

获取价格