5秒后页面跳转
M5LV-192/68-12VC PDF预览

M5LV-192/68-12VC

更新时间: 2024-10-29 21:14:31
品牌 Logo 应用领域
莱迪思 - LATTICE 时钟输入元件可编程逻辑
页数 文件大小 规格书
46页 1577K
描述
EE PLD, 12ns, 192-Cell, CMOS, PQFP100

M5LV-192/68-12VC 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
Reach Compliance Code:not_compliant风险等级:5.92
其他特性:YES系统内可编程:YES
JESD-30 代码:S-PQFP-G100JESD-609代码:e0
JTAG BST:YES湿度敏感等级:3
宏单元数:192端子数量:100
最高工作温度:70 °C最低工作温度:
封装主体材料:PLASTIC/EPOXY封装代码:QFP
封装等效代码:QFP100,.63SQ,20封装形状:SQUARE
封装形式:FLATPACK电源:3.3 V
可编程逻辑类型:EE PLD传播延迟:12 ns
认证状态:Not Qualified子类别:Programmable Logic Devices
标称供电电压:3.3 V表面贴装:YES
技术:CMOS温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:GULL WING
端子节距:0.5 mm端子位置:QUAD
Base Number Matches:1

M5LV-192/68-12VC 数据手册

 浏览型号M5LV-192/68-12VC的Datasheet PDF文件第2页浏览型号M5LV-192/68-12VC的Datasheet PDF文件第3页浏览型号M5LV-192/68-12VC的Datasheet PDF文件第4页浏览型号M5LV-192/68-12VC的Datasheet PDF文件第5页浏览型号M5LV-192/68-12VC的Datasheet PDF文件第6页浏览型号M5LV-192/68-12VC的Datasheet PDF文件第7页 

与M5LV-192/68-12VC相关器件

型号 品牌 获取价格 描述 数据表
M5LV-192/68-20VI LATTICE

获取价格

EE PLD, 21ns, 192-Cell, CMOS, PQFP100
M5LV-192/68-20YI LATTICE

获取价格

EE PLD, 21ns, 192-Cell, CMOS, PQFP100
M5LV-256/104-10AC LATTICE

获取价格

Fifth Generation MACH Architecture
M5LV-256/104-10AI LATTICE

获取价格

Fifth Generation MACH Architecture
M5LV-256/104-10HC LATTICE

获取价格

Fifth Generation MACH Architecture
M5LV-256/104-10HI LATTICE

获取价格

Fifth Generation MACH Architecture
M5LV-256/104-10VC LATTICE

获取价格

Fifth Generation MACH Architecture
M5LV-256/104-10VI LATTICE

获取价格

Fifth Generation MACH Architecture
M5LV-256/104-10YC LATTICE

获取价格

Fifth Generation MACH Architecture
M5LV-256/104-10YI LATTICE

获取价格

Fifth Generation MACH Architecture