5秒后页面跳转
HEF4072BTD-T PDF预览

HEF4072BTD-T

更新时间: 2024-11-04 20:22:43
品牌 Logo 应用领域
恩智浦 - NXP 输入元件光电二极管逻辑集成电路触发器
页数 文件大小 规格书
3页 24K
描述
4000/14000/40000 SERIES, DUAL 4-INPUT OR GATE, PDSO14, PLASTIC, SOT-108-1, SO-14

HEF4072BTD-T 技术参数

Source Url Status Check Date:2013-06-14 00:00:00是否Rohs认证:符合
生命周期:Obsolete零件包装代码:SOIC
包装说明:SOP, SOP14,.25针数:14
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.82Is Samacsys:N
系列:4000/14000/40000JESD-30 代码:R-PDSO-G14
JESD-609代码:e4长度:8.65 mm
负载电容(CL):50 pF逻辑集成电路类型:OR GATE
最大I(ol):0.00036 A功能数量:2
输入次数:4端子数量:14
最高工作温度:85 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装等效代码:SOP14,.25封装形状:RECTANGULAR
封装形式:SMALL OUTLINE包装方法:TAPE AND REEL
峰值回流温度(摄氏度):NOT SPECIFIED电源:5/15 V
Prop。Delay @ Nom-Sup:155 ns传播延迟(tpd):155 ns
认证状态:Not Qualified施密特触发器:NO
座面最大高度:1.75 mm子类别:Gates
最大供电电压 (Vsup):15 V最小供电电压 (Vsup):3 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:CMOS温度等级:INDUSTRIAL
端子面层:Nickel/Palladium/Gold (Ni/Pd/Au)端子形式:GULL WING
端子节距:1.27 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:3.9 mm
Base Number Matches:1

HEF4072BTD-T 数据手册

 浏览型号HEF4072BTD-T的Datasheet PDF文件第2页浏览型号HEF4072BTD-T的Datasheet PDF文件第3页 
INTEGRATED CIRCUITS  
DATA SHEET  
For a complete data sheet, please also download:  
The IC04 LOCMOS HE4000B Logic  
Family Specifications HEF, HEC  
The IC04 LOCMOS HE4000B Logic  
Package Outlines/Information HEF, HEC  
HEF4072B  
gates  
Dual 4-input OR gate  
January 1995  
Product specification  
File under Integrated Circuits, IC04  

与HEF4072BTD-T相关器件

型号 品牌 获取价格 描述 数据表
HEF4073B NXP

获取价格

Triple 3-input AND gate
HEF4073BD NXP

获取价格

Triple 3-input AND gate
HEF4073BDB NXP

获取价格

IC 4000/14000/40000 SERIES, TRIPLE 3-INPUT AND GATE, CDIP14, Gate
HEF4073BDF NXP

获取价格

IC 4000/14000/40000 SERIES, TRIPLE 3-INPUT AND GATE, CDIP14, SOT-73, CERDIP-14, Gate
HEF4073BF NXP

获取价格

Triple 3-input AND gate
HEF4073BN NXP

获取价格

Triple 3-input AND gate
HEF4073BP NXP

获取价格

Triple 3-input AND gate
HEF4073BP,652 NXP

获取价格

HEF4073B - Triple 3-input AND gate DIP 14-Pin
HEF4073BPB NXP

获取价格

暂无描述
HEF4073BPN ETC

获取价格

Triple 3-input AND Gate