5秒后页面跳转
EPM7064STI100-5 PDF预览

EPM7064STI100-5

更新时间: 2024-11-01 14:42:07
品牌 Logo 应用领域
阿尔特拉 - ALTERA 时钟LTE输入元件可编程逻辑
页数 文件大小 规格书
82页 1647K
描述
EE PLD, 5ns, 64-Cell, CMOS, PQFP100, 1 MM HEIGHT, TQFP-100

EPM7064STI100-5 技术参数

是否Rohs认证:不符合生命周期:Obsolete
零件包装代码:QFP包装说明:LFQFP, TQFP100,.63SQ
针数:100Reach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:5.6
Is Samacsys:N其他特性:64 MACROCELLS
最大时钟频率:250 MHz系统内可编程:YES
JESD-30 代码:S-PQFP-G100JESD-609代码:e0
JTAG BST:NO长度:14 mm
湿度敏感等级:3专用输入次数:
I/O 线路数量:68宏单元数:64
端子数量:100最高工作温度:85 °C
最低工作温度:-40 °C组织:0 DEDICATED INPUTS, 68 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:LFQFP封装等效代码:TQFP100,.63SQ
封装形状:SQUARE封装形式:FLATPACK, LOW PROFILE, FINE PITCH
电源:3.3/5,5 V可编程逻辑类型:EE PLD
传播延迟:5 ns认证状态:Not Qualified
座面最大高度:1.27 mm子类别:Programmable Logic Devices
最大供电电压:5.5 V最小供电电压:4.5 V
标称供电电压:5 V表面贴装:YES
技术:CMOS温度等级:INDUSTRIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:GULL WING
端子节距:0.5 mm端子位置:QUAD
宽度:14 mmBase Number Matches:1

EPM7064STI100-5 数据手册

 浏览型号EPM7064STI100-5的Datasheet PDF文件第2页浏览型号EPM7064STI100-5的Datasheet PDF文件第3页浏览型号EPM7064STI100-5的Datasheet PDF文件第4页浏览型号EPM7064STI100-5的Datasheet PDF文件第5页浏览型号EPM7064STI100-5的Datasheet PDF文件第6页浏览型号EPM7064STI100-5的Datasheet PDF文件第7页 

与EPM7064STI100-5相关器件

型号 品牌 获取价格 描述 数据表
EPM7064STI100-7 ALTERA

获取价格

Programmable Logic Device Family
EPM7064STI100-7N INTEL

获取价格

EE PLD, 7.5ns, 64-Cell, CMOS, PQFP100, TQFP-100
EPM7064STI100-7N ALTERA

获取价格

EE PLD, 7.5ns, 64-Cell, CMOS, PQFP100, TQFP-100
EPM7064STI44-15 INTEL

获取价格

EE PLD, 15ns, 64-Cell, CMOS, PQFP44, 1 MM HEIGHT, PLASTIC, TQFP-44
EPM7064STI44-7 ALTERA

获取价格

Programmable Logic Device Family
EPM7064STI44-7N ALTERA

获取价格

Programmable Logic Device Family
EPM7064TC44-10 ALTERA

获取价格

EE PLD, 10ns, 64-Cell, CMOS, PQFP44, 1 MM HEIGHT, TQFP-44
EPM7096 ALTERA

获取价格

Programmable Logic Device Family
EPM7096JC68 ETC

获取价格

UV-Erasable/OTP Complex PLD
EPM7096JC68-2 ETC

获取价格

UV-Erasable/OTP Complex PLD