5秒后页面跳转
EP610DC-15 PDF预览

EP610DC-15

更新时间: 2024-10-28 20:50:47
品牌 Logo 应用领域
阿尔特拉 - ALTERA 时钟LTE输入元件可编程逻辑
页数 文件大小 规格书
11页 278K
描述
UV PLD, 17ns, PAL-Type, CMOS, CDIP24, WINDOWED, CERDIP-24

EP610DC-15 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete零件包装代码:DIP
包装说明:WINDOWED, CERDIP-24针数:24
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.78Is Samacsys:N
架构:PAL-TYPE最大时钟频率:71.4 MHz
JESD-30 代码:R-GDIP-T24JESD-609代码:e0
专用输入次数:4I/O 线路数量:16
输入次数:20输出次数:16
产品条款数:160端子数量:24
最高工作温度:70 °C最低工作温度:
组织:4 DEDICATED INPUTS, 16 I/O输出函数:MACROCELL
封装主体材料:CERAMIC, GLASS-SEALED封装代码:DIP
封装等效代码:DIP24,.3封装形状:RECTANGULAR
封装形式:IN-LINE峰值回流温度(摄氏度):220
电源:5 V可编程逻辑类型:UV PLD
传播延迟:17 ns认证状态:Not Qualified
子类别:Programmable Logic Devices最大供电电压:5.25 V
最小供电电压:4.75 V标称供电电压:5 V
表面贴装:NO技术:CMOS
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
Base Number Matches:1

EP610DC-15 数据手册

 浏览型号EP610DC-15的Datasheet PDF文件第2页浏览型号EP610DC-15的Datasheet PDF文件第3页浏览型号EP610DC-15的Datasheet PDF文件第4页浏览型号EP610DC-15的Datasheet PDF文件第5页浏览型号EP610DC-15的Datasheet PDF文件第6页浏览型号EP610DC-15的Datasheet PDF文件第7页 

与EP610DC-15相关器件

型号 品牌 获取价格 描述 数据表
EP610DC-20 ALTERA

获取价格

UV PLD, 22ns, PAL-Type, CMOS, CDIP24, WINDOWED, CERDIP-24
EP610DC24-30 ALTERA

获取价格

UV PLD, 32ns, PAL-Type, CMOS, CDIP24, WINDOWED, CERDIP-24
EP610DC-25 ROCHESTER

获取价格

High-performance, 16-macrocell Classic EPLD Pipelined data rates of up to 100 MHz
EP610DC-25 ALTERA

获取价格

UV PLD, 27ns, PAL-Type, CMOS, CDIP24, WINDOWED, CERDIP-24
EP610DC-30 ALTERA

获取价格

UV PLD, 32ns, PAL-Type, CMOS, CDIP24, WINDOWED, CERDIP-24
EP610DC-30 ROCHESTER

获取价格

High-performance, 16-macrocell Classic EPLD Pipelined data rates of up to 100 MHz
EP610DC-35 ROCHESTER

获取价格

High-performance, 16-macrocell Classic EPLD Pipelined data rates of up to 100 MHz
EP610DC-35 ALTERA

获取价格

UV PLD, 37ns, PAL-Type, CMOS, CDIP24, WINDOWED, CERDIP-24
EP610DI10 ETC

获取价格

ASIC
EP610DI-15 ALTERA

获取价格

UV PLD, 15ns, CDIP24, WINDOWED, CERDIP-24