DS560DF810
ZHCSP21B –DECEMBER 2021 –REVISED JUNE 2023
DS560DF810 具有交叉点的56Gbps 多速率8 通道重定时器
DS560DF810 中的每个通道均可独立锁定 19.6GBd 至
28.9GBd 连续范围内的符号速率(PAM4 和 NRZ),
或任何支持的子速率。集成的 CDR 功能可重置抖动预
算并重定时高速串行数据,是前端口光学模块应用的理
想选择。这些特性可实现独立信道前向纠错 (FEC) 直
通。此外,DS560DF810 还支持 CDR 自动通道速率
切换,可在无需主机干预的情况下锁定多达五种不同的
波特率和调制类型组合。
1 特性
• 具有集成信号调节功能的通道多协议重定时器
• 所有通道均可独立锁定19.6GBd 至28.9GBd 的
PAM4 和NRZ 数据速率(包括1/2 和1/4 子速率)
• 适用于高达CEI-56G、以太网™ (400GbE)、光纤通
道(64GFC)、InfiniBand™ (HDR) 和CPRI/eCPRI
PCB、铜缆和光学应用
• CDR 自动通道速率切换可锁定多达五种不同的波特
率和调制类型组合
DS560DF810 先进的均衡特性包括一个连续自适应时
间线性均衡器(CTLE)、RX 前馈均衡器(FFE)、决策反
馈均衡器 (DFE) 和一个可编程、低抖动、4 抽头TX 前
馈均衡器 (FFE) 滤波器。这些特性可实现有损耗互连
的长度扩展,例如直连铜 (DAC) 缆以及具有多个连接
器且存在串扰的背板。
• 低延迟:26.5625GBd 时小于2000ps(典型值)
• 连续自适应时间线性均衡器(CTLE)、RX 前馈均衡
器(FFE) 和决策反馈均衡器(DFE) 搭配使用,可在
13.28GHz 下支持超过30dB 的通道损耗
• 集成2x2 交叉点开关
封装信息
封装(1)
• 可调节4 抽头TX FFE 滤波器
封装尺寸(2)
器件型号
• 齿轮箱模式支持(NRZ/PAM4 位多路复用器/多路信
号分离器、NRZ/PAM4 串行器/解串器)
• 用于调试的片上眼图张开度监视器(EOM)、PRBS
发生器和PRBS 校验器
• 双电源:1.8V 和1.2V
• 工作温度范围:-40°C 至+85°C
ALU(FCBGA,
135)
DS560DF810
13 mm × 8 mm
(1) 如需了解所有可用封装,请参阅数据表末尾的可订购产品附
录。
(2) 封装尺寸(长× 宽)为标称值,并包括引脚(如适用)。
• 带有集成交流耦合电容器的8.00mm x 13.00mm
TX0P
TX0N
RX0P
RX0N
CDR
CDR
BGA 封装
Aggregator /
De-aggregator
RX1P
RX1N
TX1P
TX1N
2 应用
• 有源电缆(AEC)(QSFP-DD、OSFP)
• 前端口C2M 连接单元接口(AUI) 抖动消除
• 背板(KR) 和中板C2C 连接单元接口(AUI) 范围扩
展
• 通过NRZ 和PAM4 聚合和解聚实现速度加倍(齿
轮箱)
TX6P
TX6N
RX6P
RX6N
CDR
CDR
Aggregator /
De-aggregator
RX7P
RX7N
TX7P
TX7N
VDD_1V8
I2C Target
VDD_1V8 or 3.3V
1 k
mode
EN_SMB
To system
controller
INT_N
READ_EN_N
CAL_CLK_IN
25 MHz
SDA
SDC
To system
I2C
RESET_N
ADDR0
ADDR1
0.1
F
Address straps (pull-up,
pull-down, or float)
3 说明
VDD_1V8
Float for I2C Target mode, or
connect to next device’s
READ_EN_N for I2C
Controller mode
ALL_DONE_N
DS560DF810 是一款具有集成信号调节功能的八通道
多速率重定时器。可扩展有损耗且存在串扰的远距离高
速串行链路的长度并提升其稳定性。
VDD1P8
VDD1P2
1
F
0.1
F
(1x)
(2x)
CAL_CLK_OUT
GND
To next retimer’s
CAL_CLK_IN
VDD_1V2
1
F
0.1
F
(2x)
(4x)
简化版原理图
本文档旨在为方便起见,提供有关TI 产品中文版本的信息,以确认产品的概要。有关适用的官方英文版本的最新信息,请访问
www.ti.com,其内容始终优先。TI 不保证翻译的准确性和有效性。在实际设计之前,请务必参考最新版本的英文版本。
English Data Sheet: SNLS709