5秒后页面跳转
CY7C346B-15JCR PDF预览

CY7C346B-15JCR

更新时间: 2024-11-11 14:48:47
品牌 Logo 应用领域
赛普拉斯 - CYPRESS 时钟输入元件可编程逻辑
页数 文件大小 规格书
18页 635K
描述
OT PLD, 33ns, CMOS, PQCC84, PLASTIC, LCC-84

CY7C346B-15JCR 技术参数

生命周期:Obsolete零件包装代码:LCC
包装说明:QCCJ,针数:84
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.82Is Samacsys:N
其他特性:LABS INTERCONNECTED BY PIA; 8 LABS; 128 MACROCELLS; 1 EXTERNAL CLOCK; SHARED INPUT/CLOCK最大时钟频率:50 MHz
JESD-30 代码:S-PQCC-J84长度:29.3116 mm
专用输入次数:19I/O 线路数量:48
端子数量:84最高工作温度:70 °C
最低工作温度:组织:19 DEDICATED INPUTS, 48 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:QCCJ封装形状:SQUARE
封装形式:CHIP CARRIER可编程逻辑类型:OT PLD
传播延迟:33 ns认证状态:Not Qualified
座面最大高度:5.08 mm最大供电电压:5.25 V
最小供电电压:4.75 V标称供电电压:5 V
表面贴装:YES技术:CMOS
温度等级:COMMERCIAL端子形式:J BEND
端子节距:1.27 mm端子位置:QUAD
宽度:29.3116 mmBase Number Matches:1

CY7C346B-15JCR 数据手册

 浏览型号CY7C346B-15JCR的Datasheet PDF文件第2页浏览型号CY7C346B-15JCR的Datasheet PDF文件第3页浏览型号CY7C346B-15JCR的Datasheet PDF文件第4页浏览型号CY7C346B-15JCR的Datasheet PDF文件第5页浏览型号CY7C346B-15JCR的Datasheet PDF文件第6页浏览型号CY7C346B-15JCR的Datasheet PDF文件第7页 

与CY7C346B-15JCR相关器件

型号 品牌 获取价格 描述 数据表
CY7C346B-15JCT CYPRESS

获取价格

OT PLD, 33ns, CMOS, PQCC84, PLASTIC, LCC-84
CY7C346B-15JI ETC

获取价格

UV-Erasable/OTP Complex PLD
CY7C346B-15JIR CYPRESS

获取价格

OT PLD, 33ns, CMOS, PQCC84, PLASTIC, LCC-84
CY7C346B-15JIT CYPRESS

获取价格

OT PLD, 33ns, CMOS, PQCC84, PLASTIC, LCC-84
CY7C346B-15NC ETC

获取价格

UV-Erasable/OTP Complex PLD
CY7C346B-15NI ETC

获取价格

UV-Erasable/OTP Complex PLD
CY7C346B-15RC ETC

获取价格

UV-Erasable/OTP Complex PLD
CY7C346B-15RI ETC

获取价格

UV-Erasable/OTP Complex PLD
CY7C346B-20HC ETC

获取价格

UV-Erasable/OTP Complex PLD
CY7C346B-20HI ETC

获取价格

UV-Erasable/OTP Complex PLD