5秒后页面跳转
CY7C344-25DC PDF预览

CY7C344-25DC

更新时间: 2024-10-05 20:13:39
品牌 Logo 应用领域
赛普拉斯 - CYPRESS 时钟输入元件可编程逻辑
页数 文件大小 规格书
56页 4404K
描述
OT PLD, 40ns, PAL-Type, CMOS, CDIP28, 0.300 INCH, CERDIP-28

CY7C344-25DC 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:DIP包装说明:DIP, DIP28,.3
针数:28Reach Compliance Code:not_compliant
HTS代码:8542.39.00.01风险等级:5.89
其他特性:MACROCELLS INTERCONNECTED BY PIA; 32 MACROCELLS; 1 EXTERNAL CLOCK; SHARED INPUT/CLOCK架构:PAL-TYPE
最大时钟频率:27 MHzJESD-30 代码:R-GDIP-T28
JESD-609代码:e0长度:37.0205 mm
专用输入次数:7I/O 线路数量:16
输入次数:24输出次数:16
产品条款数:320端子数量:28
最高工作温度:70 °C最低工作温度:
组织:7 DEDICATED INPUTS, 16 I/O输出函数:MACROCELL
封装主体材料:CERAMIC, GLASS-SEALED封装代码:DIP
封装等效代码:DIP28,.3封装形状:RECTANGULAR
封装形式:IN-LINE峰值回流温度(摄氏度):NOT SPECIFIED
电源:5 V可编程逻辑类型:OT PLD
传播延迟:40 ns认证状态:Not Qualified
座面最大高度:5.08 mm子类别:Programmable Logic Devices
最大供电电压:5.25 V最小供电电压:4.75 V
标称供电电压:5 V表面贴装:NO
技术:CMOS温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:7.62 mm
Base Number Matches:1

CY7C344-25DC 数据手册

 浏览型号CY7C344-25DC的Datasheet PDF文件第2页浏览型号CY7C344-25DC的Datasheet PDF文件第3页浏览型号CY7C344-25DC的Datasheet PDF文件第4页浏览型号CY7C344-25DC的Datasheet PDF文件第5页浏览型号CY7C344-25DC的Datasheet PDF文件第6页浏览型号CY7C344-25DC的Datasheet PDF文件第7页 

与CY7C344-25DC相关器件

型号 品牌 获取价格 描述 数据表
CY7C344-25DI ETC

获取价格

UV-Erasable/OTP PLD
CY7C344-25DMB ETC

获取价格

UV-Erasable/OTP PLD
CY7C344-25HC CYPRESS

获取价格

UV PLD, 25ns, PAL-Type, CMOS, CQCC28, WINDOWED, CERAMIC, LCC-28
CY7C344-25HC/HI CYPRESS

获取价格

32-Macrocell MAX EPLD
CY7C344-25HI ETC

获取价格

UV-Erasable/OTP PLD
CY7C344-25HMB CYPRESS

获取价格

32-Macrocell MAX EPLD
CY7C344-25JC ETC

获取价格

UV-Erasable/OTP PLD
CY7C344-25JC/JI CYPRESS

获取价格

32-Macrocell MAX EPLD
CY7C344-25JCR CYPRESS

获取价格

OT PLD, 40ns, CMOS, PQCC28, PLASTIC, LCC-28
CY7C344-25JCT CYPRESS

获取价格

暂无描述