5秒后页面跳转
CXL5502M PDF预览

CXL5502M

更新时间: 2024-02-13 16:38:13
品牌 Logo 应用领域
索尼 - SONY 商用集成电路光电二极管
页数 文件大小 规格书
13页 188K
描述
CMOS-CCD 1H Delay Line for NTSC

CXL5502M 技术参数

生命周期:Obsolete零件包装代码:DIP
包装说明:DIP, DIP14,.3针数:14
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.83Is Samacsys:N
商用集成电路类型:CONSUMER CIRCUITJESD-30 代码:R-PDIP-T14
长度:19.2 mm功能数量:1
端子数量:14最高工作温度:60 °C
最低工作温度:-10 °C封装主体材料:PLASTIC/EPOXY
封装代码:DIP封装等效代码:DIP14,.3
封装形状:RECTANGULAR封装形式:IN-LINE
电源:5 V认证状态:Not Qualified
座面最大高度:4.1 mm子类别:Other Consumer ICs
最大压摆率:28 mA最大供电电压 (Vsup):5.25 V
最小供电电压 (Vsup):4.75 V表面贴装:NO
技术:CMOS温度等级:COMMERCIAL
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL宽度:7.62 mm
Base Number Matches:1

CXL5502M 数据手册

 浏览型号CXL5502M的Datasheet PDF文件第1页浏览型号CXL5502M的Datasheet PDF文件第3页浏览型号CXL5502M的Datasheet PDF文件第4页浏览型号CXL5502M的Datasheet PDF文件第5页浏览型号CXL5502M的Datasheet PDF文件第6页浏览型号CXL5502M的Datasheet PDF文件第7页 
CXL5502M/N/P  
Block Diagram and Pin Configuration (Top View)  
CXL5502M/P  
VCO  
IN  
PC  
OUT  
VSS  
14  
AB  
13  
VDD  
12  
VDD  
9
CLK  
8
11  
10  
PLL  
Autobias circuit  
Clock driver  
Timing circuit  
Bias circuit (A)  
Bias circuit (B)  
CCD  
(905bit)  
Output circuit  
(S/H 1bit)  
Clamp circuit  
I/O control  
1
2
I/O1  
3
4
5
6
7
VCO  
OUT  
IN  
I/O2  
OUT  
VSS  
VSS  
CXL5502N  
PC  
OUT  
VCO  
OUT  
VSS  
16  
(N.C)  
11  
AB  
VDD  
14  
VDD  
10  
CLK  
13  
15  
12  
9
PLL  
Autobias circuit  
Clock driver  
Timing circuit  
CCD  
(905bit)  
Bias circuit (A)  
Bias circuit (B)  
Output circuit  
(S/H 1bit)  
Clamp circuit  
I/O control  
1
2
3
I/O2  
4
5
6
7
8
IN  
OUT  
(N.C)  
VSS  
I/O1  
VSS  
VCO  
OUT  
– 2 –  

与CXL5502M相关器件

型号 品牌 描述 获取价格 数据表
CXL5502M/N/P ETC CMOS-CCD 1H Delay Line for NTSC

获取价格

CXL5502N SONY CMOS-CCD 1H Delay Line for NTSC

获取价格

CXL5502P SONY CMOS-CCD 1H Delay Line for NTSC

获取价格

CXL5504M SONY CMOS-CCD 1H Delay Line for NTSC

获取价格

CXL5504M/P ETC TV/Video Delay Line Circuit

获取价格

CXL5504P SONY CMOS-CCD 1H Delay Line for NTSC

获取价格