5秒后页面跳转
AS7C34096-20JCN PDF预览

AS7C34096-20JCN

更新时间: 2024-01-10 14:26:39
品牌 Logo 应用领域
ALSC 存储内存集成电路静态存储器光电二极管ISM频段
页数 文件大小 规格书
9页 247K
描述
5V/3.3V 512K X8 CMOS SRAM

AS7C34096-20JCN 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:Obsolete零件包装代码:TSOP2
包装说明:TSOP2,针数:44
Reach Compliance Code:compliantECCN代码:3A991.B.2.A
HTS代码:8542.32.00.41风险等级:5.66
Is Samacsys:N最长访问时间:20 ns
JESD-30 代码:R-PDSO-G44JESD-609代码:e3/e6
长度:18.415 mm内存密度:4194304 bit
内存集成电路类型:STANDARD SRAM内存宽度:8
功能数量:1端子数量:44
字数:524288 words字数代码:512000
工作模式:ASYNCHRONOUS最高工作温度:85 °C
最低工作温度:-40 °C组织:512KX8
封装主体材料:PLASTIC/EPOXY封装代码:TSOP2
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, THIN PROFILE
并行/串行:PARALLEL峰值回流温度(摄氏度):260
认证状态:Not Qualified座面最大高度:1.2 mm
最大供电电压 (Vsup):3.6 V最小供电电压 (Vsup):3 V
标称供电电压 (Vsup):3.3 V表面贴装:YES
技术:CMOS温度等级:INDUSTRIAL
端子面层:MATTE TIN/TIN BISMUTH端子形式:GULL WING
端子节距:0.8 mm端子位置:DUAL
处于峰值回流温度下的最长时间:40宽度:10.16 mm
Base Number Matches:1

AS7C34096-20JCN 数据手册

 浏览型号AS7C34096-20JCN的Datasheet PDF文件第1页浏览型号AS7C34096-20JCN的Datasheet PDF文件第2页浏览型号AS7C34096-20JCN的Datasheet PDF文件第3页浏览型号AS7C34096-20JCN的Datasheet PDF文件第5页浏览型号AS7C34096-20JCN的Datasheet PDF文件第6页浏览型号AS7C34096-20JCN的Datasheet PDF文件第7页 
AS7C4096  
AS7C34096  
®
Read cycle (over the operating range)3,9  
–10  
–12  
–15  
–20  
Symbo  
l
Parameter  
Read cycle time  
Min  
10  
Max  
Min  
12  
Max  
Min  
15  
Max  
Min  
20  
Max Unit Notes  
t
20  
20  
8
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
RC  
AA  
Address access time  
t
10  
10  
5
12  
12  
6
15  
15  
7
3
3
Chip enable (CE) access time  
Output enable (OE) access time  
Output hold from address change  
CE Low to output in low Z  
CE High to output in high Z  
OE Low to output in low Z  
OE High to output in high Z  
Power up time  
t
ACE  
t
OE  
OH  
t
3
3
3
3
5
t
3
3
0
0
4, 5  
4, 5  
4, 5  
4, 5  
4, 5  
4, 5  
CLZ  
t
5
6
7
9
CHZ  
t
0
0
0
0
OLZ  
OHZ  
t
5
6
7
9
t
t
0
0
0
0
PU  
PD  
Power down time  
10  
12  
15  
20  
Key to switching waveforms  
Rising input  
Falling input  
Undefined/don’t care  
Read waveform 1 (address controlled)3,6,7,9  
tRC  
Address  
tAA  
tOH  
DOUT  
Data valid  
Read waveform 2 (CE, OE controlled)3,6,8,9  
tRC1  
CE  
tOE  
OE  
tOLZ  
tOHZ  
tCHZ  
tACE  
DOUT  
Data valid  
tCLZ  
tPD  
50%  
ICC  
ISB  
tPU  
Supply  
current  
50%  
1/13/05; v.1.9  
Alliance Semiconductor  
P. 4 of 9  

与AS7C34096-20JCN相关器件

型号 品牌 描述 获取价格 数据表
AS7C34096-20JI ALSC 5V/3.3V 512K X8 CMOS SRAM

获取价格

AS7C34096-20JIN ALSC 5V/3.3V 512K X8 CMOS SRAM

获取价格

AS7C34096-20TC ALSC 5V/3.3V 512K X8 CMOS SRAM

获取价格

AS7C34096-20TCN ALSC 5V/3.3V 512K X8 CMOS SRAM

获取价格

AS7C34096-20TI ALSC 5V/3.3V 512K X8 CMOS SRAM

获取价格

AS7C34096-20TIN ALSC 5V/3.3V 512K X8 CMOS SRAM

获取价格