AS7C33512PFS32A
AS7C33512PFS36A
®
Pin and ball assignment
100-pin TQFP - top view
ꢊꢋꢌꢍꢎꢏꢐ
ꢍꢎꢐ
ꢀ
ꢁ
ꢂ
ꢃ
ꢄ
ꢅ
ꢆ
ꢇ
ꢈ
ꢇꢉ
ꢆꢈ
ꢆꢇ
ꢆꢆ
ꢆꢅ
ꢆꢄ
ꢆꢃ
ꢆꢂ
ꢆꢁ
ꢆꢀ
ꢆꢉ
ꢅꢈ
ꢍꢎꢏꢕꢌꢊꢋ
ꢍꢎꢕ
ꢍꢎꢐ
ꢍꢎꢕ
ꢑ
ꢑ
ꢀꢀꢁ
ꢀꢀꢁ
ꢑ
ꢑ
ꢂꢂꢁ
ꢂꢂꢁ
ꢍꢎꢐ
ꢍꢎꢐ
ꢍꢎꢐ
ꢍꢎꢐ
ꢍꢎꢕ
ꢍꢎꢕ
ꢍꢎꢕ
ꢍꢎꢕ
ꢑ
ꢑ
ꢀꢉ
ꢀꢀ
ꢀꢁ
ꢂꢂꢁ
ꢂꢂꢁ
ꢑ
ꢑ
ꢀꢀꢁ
ꢀꢀꢁ
ꢍꢎꢐ
ꢍꢎꢐ
ꢒꢓ
ꢍꢎꢕ
ꢍꢎꢕ
ꢀꢁꢂꢃꢄꢅꢆꢄꢇꢄꢈꢉꢊꢊ
ꢀꢂ
ꢀꢃ
ꢀꢄ
ꢀꢅ
ꢀꢆ
ꢀꢇ
ꢀꢈ
ꢁꢉ
ꢁꢀ
ꢁꢁ
ꢁꢂ
ꢁꢃ
ꢁꢄ
ꢁꢅ
ꢅꢇ
ꢅꢆ
ꢅꢅ
ꢅꢄ
ꢅꢃ
ꢑ
ꢂꢂ
ꢑ
ꢊꢋ
ꢀꢀ
ꢊꢋ
ꢑ
ꢀꢀ
ꢑ
ꢖꢖ
ꢂꢂ
ꢍꢎꢔ
ꢍꢎꢔ
ꢅꢂ
ꢅꢁ
ꢅꢀ
ꢅꢉ
ꢄꢈ
ꢄꢇ
ꢄꢆ
ꢄꢅ
ꢍꢎꢗ
ꢍꢎꢗ
ꢑ
ꢑ
ꢀꢀꢁ
ꢀꢀꢁ
ꢑ
ꢑ
ꢂꢂꢁ
ꢂꢂꢁ
ꢍꢎꢔ
ꢍꢎꢔ
ꢍꢎꢔ
ꢍꢎꢔ
ꢍꢎꢗ
ꢍꢎꢗ
ꢍꢎꢗ
ꢍꢎꢗ
ꢑ
ꢄꢄ
ꢄꢃ
ꢄꢂ
ꢄꢁ
ꢄꢀ
ꢑ
ꢂꢂꢁ
ꢂꢂꢁ
ꢑ
ꢑ
ꢁꢆ
ꢁꢇ
ꢁꢈ
ꢂꢉ
ꢀꢀꢁ
ꢀꢀꢁ
ꢍꢎꢔ
ꢍꢎꢔ
ꢍꢎꢗ
ꢍꢎꢗ
ꢊꢋꢌꢍꢎꢏꢔ
ꢍꢎꢏꢗꢌꢊꢋ
ꢋꢌꢍꢎꢏꢄꢂꢌꢐꢄꢑꢒꢓꢔꢄꢅꢕꢄꢖꢉꢕꢄꢗꢅꢕꢄꢘꢓꢙꢄꢚꢉꢕꢄꢋꢛꢄꢘꢑꢑꢜꢒꢎꢔꢄꢍꢌꢄꢍꢝꢎꢄꢇꢖꢈꢄꢞꢌꢓ ꢒ!"ꢐꢘꢍꢒꢌꢓ#ꢄ$ꢁꢃꢓꢄꢘꢑꢑꢜꢒꢎꢔꢄꢍꢌꢄꢍꢝꢎꢄꢇꢖ%ꢄ
Ball assignment for 165-ball BGA for 512K x 36
1
2
3
4
5
6
7
8
9
10
A
11
NC
A
B
C
NC
A
CE0
BWc
BWd
BWb
BWa
CE2
CLK
BWE ADSC
GWE OE
ADV
ADSP
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
NC
NC
DQPc
DQc
DQc
DQc
DQc
FT
A
CE1
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
NC
A
NC
NC
V
V
V
V
V
SS
NC
DQb
DQb
DQb
DQb
NC
DQa
DQa
DQa
DQa
NC
A
DQPb
DQb
DQb
DQb
DQb
ZZ
SS
SS
SS
SS
VDD
V
V
V
SS
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
DQc
DQc
DQc
DQc
NC
D
E
F
SS
SS
V
V
V
V
SS
DD
SS
SS
V
V
V
V
SS
DD
SS
SS
V
G
H
J
V
V
V
SS
DD
SS
SS
V
V
V
V
SS
DD
SS
SS
DQd
DQd
DQd
DQd
DQPd
NC
DQd
DQd
DQd
DQd
NC
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
A
VDD
VDD
VDD
VDD
Vss
Vss
Vss
Vss
NC
TDI
TMS
V
V
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
A
DQa
DQa
DQa
DQa
DQPa
A
SS
SS
K
L
M
N
P
V
V
SS
SS
V
V
SS
SS
V
NC
SS
V
A
V
V
SS
SS
SS
NC
A
A11
A01
TDO
TCK
A
R
LBO
NC
A
A
A
A
A
A
1 A0 and A1 are the two least significant bits (LSB) of the address field and set the internal burst counter if burst is desired.
12/ 2/ 02, v. 0.9.8 Advance Info
Alliance Semiconductor
2 of 21