5秒后页面跳转
74HC259PW-Q100 PDF预览

74HC259PW-Q100

更新时间: 2024-02-01 23:32:13
品牌 Logo 应用领域
恩智浦 - NXP 锁存器
页数 文件大小 规格书
20页 261K
描述
8-bit addressable latch

74HC259PW-Q100 技术参数

是否Rohs认证: 符合生命周期:Transferred
包装说明:4.40 MM, PLASTIC, MO-153, SOT403-1, TSSOP-16Reach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.59
其他特性:1:8 DMUX FOLLOWED BY LATCH系列:HC/UH
JESD-30 代码:R-PDSO-G16长度:5 mm
逻辑集成电路类型:D LATCH湿度敏感等级:1
位数:1功能数量:1
端子数量:16最高工作温度:125 °C
最低工作温度:-40 °C输出极性:TRUE
封装主体材料:PLASTIC/EPOXY封装代码:TSSOP
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度):260传播延迟(tpd):255 ns
筛选级别:AEC-Q100座面最大高度:1.1 mm
最大供电电压 (Vsup):6 V最小供电电压 (Vsup):2 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:CMOS温度等级:AUTOMOTIVE
端子形式:GULL WING端子节距:0.65 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
触发器类型:LOW LEVEL宽度:4.4 mm
Base Number Matches:1

74HC259PW-Q100 数据手册

 浏览型号74HC259PW-Q100的Datasheet PDF文件第4页浏览型号74HC259PW-Q100的Datasheet PDF文件第5页浏览型号74HC259PW-Q100的Datasheet PDF文件第6页浏览型号74HC259PW-Q100的Datasheet PDF文件第8页浏览型号74HC259PW-Q100的Datasheet PDF文件第9页浏览型号74HC259PW-Q100的Datasheet PDF文件第10页 
74HC259-Q100; 74HCT259-Q100  
NXP Semiconductors  
8-bit addressable latch  
Table 7.  
Static characteristics …continued  
At recommended operating conditions; voltages are referenced to GND (ground = 0 V).  
Symbol Parameter  
Conditions  
25 C  
40 C to +85 C 40 C to +125 C Unit  
Min Typ Max  
Min  
Max  
Min  
Max  
CI  
input  
-
3.5  
-
-
-
-
-
pF  
capacitance  
74HCT259-Q100  
VIH  
HIGH-level  
input voltage  
VCC = 4.5 V to 5.5 V  
VCC = 4.5 V to 5.5 V  
2.0  
-
1.6  
1.2  
-
2.0  
-
-
2.0  
-
-
V
V
VIL  
LOW-level  
0.8  
0.8  
0.8  
input voltage  
VOH  
HIGH-level  
output voltage  
VI = VIH or VIL; VCC = 4.5 V  
IO = 20 A  
4.4  
4.5  
-
-
4.4  
-
-
4.4  
3.7  
-
-
V
V
IO = 4.0 mA  
3.98 4.32  
3.84  
VOL  
LOW-level  
output voltage  
VI = VIH or VIL; VCC = 4.5 V  
IO = 20 A; VCC = 4.5 V  
IO = 5.2 mA; VCC = 6.0 V  
-
-
-
0
0.1  
-
-
-
0.1  
0.33  
1  
-
-
-
0.1  
0.4  
1  
V
0.15 0.26  
V
II  
input leakage  
current  
VI = VCC or GND;  
VCC = 5.5 V  
-
0.1  
A  
ICC  
ICC  
supply current VI = VCC or GND; IO = 0 A;  
VCC = 5.5 V  
-
-
8.0  
-
80  
-
160  
A  
additional  
VI = VCC 2.1 V; IO = 0 A;  
supply current other inputs at VCC or GND;  
VCC = 4.5 V to 5.5 V  
pin An, LE  
pin D  
-
-
-
-
150  
120  
75  
540  
432  
270  
-
-
-
-
-
675  
540  
338  
-
-
-
-
-
735  
588  
368  
-
A  
A  
A  
pF  
pin MR  
CI  
input  
3.5  
capacitance  
74HC_HCT259_Q100  
All information provided in this document is subject to legal disclaimers.  
© NXP B.V. 2012. All rights reserved.  
Product data sheet  
Rev. 1 — 30 July 2012  
7 of 20  

与74HC259PW-Q100相关器件

型号 品牌 描述 获取价格 数据表
74HC259PW-T NXP IC HC/UH SERIES, LOW LEVEL TRIGGERED D LATCH, TRUE OUTPUT, PDSO16, 4.40 MM, PLASTIC, MO-15

获取价格

74HC259-Q100 NXP 8-bit addressable latch

获取价格

74HC27 NXP Triple 3-input NOR gate

获取价格

74HC273 NXP Octal D-type flip-flop with reset; positive-edge trigger

获取价格

74HC273 SLS Octal D Flip-Flop with Common Clock and Reset

获取价格

74HC273 HGSEMI 高速硅栅COME 8位上升沿触发D型触发器

获取价格