5秒后页面跳转
74AUP1G32GS,132 PDF预览

74AUP1G32GS,132

更新时间: 2024-01-18 12:56:33
品牌 Logo 应用领域
恩智浦 - NXP /
页数 文件大小 规格书
21页 347K
描述
74AUP1G32 - Low-power 2-input OR-gate

74AUP1G32GS,132 技术参数

Source Url Status Check Date:2013-06-14 00:00:00是否Rohs认证: 符合
生命周期:Transferred包装说明:1 X 1 MM, 0.35 MM HEIGHT, SOT-1202, SON-6
Reach Compliance Code:compliant风险等级:5.76
Base Number Matches:1

74AUP1G32GS,132 数据手册

 浏览型号74AUP1G32GS,132的Datasheet PDF文件第15页浏览型号74AUP1G32GS,132的Datasheet PDF文件第16页浏览型号74AUP1G32GS,132的Datasheet PDF文件第17页浏览型号74AUP1G32GS,132的Datasheet PDF文件第18页浏览型号74AUP1G32GS,132的Datasheet PDF文件第19页浏览型号74AUP1G32GS,132的Datasheet PDF文件第20页 
74AUP1G32  
NXP Semiconductors  
Low-power 2-input OR-gate  
18. Contents  
1
2
3
4
5
General description. . . . . . . . . . . . . . . . . . . . . . 1  
Features and benefits . . . . . . . . . . . . . . . . . . . . 1  
Ordering information. . . . . . . . . . . . . . . . . . . . . 2  
Marking. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2  
Functional diagram . . . . . . . . . . . . . . . . . . . . . . 2  
6
6.1  
6.2  
Pinning information. . . . . . . . . . . . . . . . . . . . . . 3  
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3  
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 3  
7
Functional description . . . . . . . . . . . . . . . . . . . 4  
Limiting values. . . . . . . . . . . . . . . . . . . . . . . . . . 4  
Recommended operating conditions. . . . . . . . 4  
Static characteristics. . . . . . . . . . . . . . . . . . . . . 5  
Dynamic characteristics . . . . . . . . . . . . . . . . . . 8  
Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10  
Package outline . . . . . . . . . . . . . . . . . . . . . . . . 12  
Abbreviations. . . . . . . . . . . . . . . . . . . . . . . . . . 18  
Revision history. . . . . . . . . . . . . . . . . . . . . . . . 18  
8
9
10  
11  
12  
13  
14  
15  
16  
Legal information. . . . . . . . . . . . . . . . . . . . . . . 19  
Data sheet status . . . . . . . . . . . . . . . . . . . . . . 19  
Definitions. . . . . . . . . . . . . . . . . . . . . . . . . . . . 19  
Disclaimers. . . . . . . . . . . . . . . . . . . . . . . . . . . 19  
Trademarks. . . . . . . . . . . . . . . . . . . . . . . . . . . 20  
16.1  
16.2  
16.3  
16.4  
17  
18  
Contact information. . . . . . . . . . . . . . . . . . . . . 20  
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21  
Please be aware that important notices concerning this document and the product(s)  
described herein, have been included in section ‘Legal information’.  
© NXP B.V. 2013.  
All rights reserved.  
For more information, please visit: http://www.nxp.com  
For sales office addresses, please send an email to: salesaddresses@nxp.com  
Date of release: 8 July 2013  
Document identifier: 74AUP1G32  
 

与74AUP1G32GS,132相关器件

型号 品牌 描述 获取价格 数据表
74AUP1G32GW NXP Low-power 2-input OR gate

获取价格

74AUP1G32GW NEXPERIA Low-power 2-input OR-gateProduction

获取价格

74AUP1G32GW,125 NXP 74AUP1G32 - Low-power 2-input OR-gate TSSOP 5-Pin

获取价格

74AUP1G32GW/DG,125 NXP IC AUP/ULP/V SERIES, 2-INPUT OR GATE, PDSO5, 1.25 MM, PLASTIC, MO-203, SC-88A, SOT-353-1,

获取价格

74AUP1G32GW-Q100 NEXPERIA Low-power 2-input OR-gate

获取价格

74AUP1G32GW-Q100,125 NXP OR Gate, AUP/ULP/V Series, 1-Func, 2-Input, CMOS, PDSO5

获取价格