是否Rohs认证: | 不符合 | 生命周期: | Obsolete |
包装说明: | DIP, DIP24,.3 | Reach Compliance Code: | unknown |
风险等级: | 5.91 | JESD-30 代码: | R-PDIP-T24 |
JESD-609代码: | e0 | 负载电容(CL): | 50 pF |
逻辑集成电路类型: | D FLIP-FLOP | 最大I(ol): | 0.024 A |
功能数量: | 8 | 端子数量: | 24 |
最高工作温度: | 85 °C | 最低工作温度: | -40 °C |
封装主体材料: | PLASTIC/EPOXY | 封装代码: | DIP |
封装等效代码: | DIP24,.3 | 封装形状: | RECTANGULAR |
封装形式: | IN-LINE | 电源: | 5 V |
认证状态: | Not Qualified | 子类别: | FF/Latches |
标称供电电压 (Vsup): | 5 V | 表面贴装: | NO |
技术: | CMOS | 温度等级: | INDUSTRIAL |
端子面层: | Tin/Lead (Sn/Pb) | 端子形式: | THROUGH-HOLE |
端子节距: | 2.54 mm | 端子位置: | DUAL |
触发器类型: | POSITIVE EDGE | Base Number Matches: | 1 |
型号 | 品牌 | 描述 | 获取价格 | 数据表 |
74ACT11273NT | TI | Octal D-Type Flip-Flops With Clear 24-PDIP -40 to 85 |
获取价格 |
|
74ACT11280 | TI | 9-BIT PARITY GENERATORS/CHECKERS |
获取价格 |
|
74ACT11280D | TI | 9-Bit Odd/Even Parity Generators/Checkers 14-SOIC -40 to 85 |
获取价格 |
|
74ACT11280DR | TI | 暂无描述 |
获取价格 |
|
74ACT11280D-T | YAGEO | Parity Generator/Checker, ACT Series, 9-Bit, Complementary Output, CMOS, PDSO16 |
获取价格 |
|
74ACT11280J | TI | IC,PARITY GENERATOR/CHECKER,ACT-CMOS,DIP,14PIN,CERAMIC |
获取价格 |