5秒后页面跳转
74ABT821D PDF预览

74ABT821D

更新时间: 2024-01-12 14:31:28
品牌 Logo 应用领域
恩智浦 - NXP 总线驱动器总线收发器触发器逻辑集成电路光电二极管输出元件信息通信管理
页数 文件大小 规格书
6页 72K
描述
10-bit D-type flip-flop; positive-edge trigger 3-State

74ABT821D 技术参数

Source Url Status Check Date:2013-06-14 00:00:00是否Rohs认证:符合
生命周期:Obsolete零件包装代码:TSSOP
包装说明:4.40 MM, PLASTIC, MO-153, SOT355-1, TSSOP-24针数:24
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.83Is Samacsys:N
其他特性:POWER OFF DISABLE OUTPUTS TO PERMIT LIVE INSERTION; WITH POWER-UP RESET系列:ABT
JESD-30 代码:R-PDSO-G24JESD-609代码:e4
长度:7.8 mm负载电容(CL):50 pF
逻辑集成电路类型:BUS DRIVER最大频率@ Nom-Sup:125000000 Hz
最大I(ol):0.064 A湿度敏感等级:1
位数:10功能数量:1
端口数量:2端子数量:24
最高工作温度:85 °C最低工作温度:-40 °C
输出特性:3-STATE输出极性:TRUE
封装主体材料:PLASTIC/EPOXY封装代码:TSSOP
封装等效代码:TSSOP24,.25封装形状:RECTANGULAR
封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH包装方法:TAPE AND REEL
峰值回流温度(摄氏度):260电源:5 V
最大电源电流(ICC):38 mA传播延迟(tpd):6.7 ns
认证状态:Not Qualified座面最大高度:1.1 mm
子类别:FF/Latches最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):4.5 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:BICMOS
温度等级:INDUSTRIAL端子面层:Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式:GULL WING端子节距:0.65 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
触发器类型:POSITIVE EDGE宽度:4.4 mm
Base Number Matches:1

74ABT821D 数据手册

 浏览型号74ABT821D的Datasheet PDF文件第1页浏览型号74ABT821D的Datasheet PDF文件第2页浏览型号74ABT821D的Datasheet PDF文件第3页浏览型号74ABT821D的Datasheet PDF文件第4页浏览型号74ABT821D的Datasheet PDF文件第6页 
Philips Semiconductors  
Product specification  
10-bit D-type flip-flop; positive-edge trigger  
(3-State)  
74ABT821  
AC SETUP REQUIREMENTS  
GND = 0V, t = t = 2.5ns, C = 50pF, R = 500Ω  
R
F
L
L
LIMITS  
o
o
T
V
= +25 C  
T
V
= -40 to +85 C  
amb  
CC  
amb  
CC  
SYMBOL  
PARAMETER  
WAVEFORM  
UNIT  
= +5.0V  
= +5.0V ±0.5V  
Min  
Typ  
Min  
t (H)  
t (L)  
s
Setup time, High or Low  
Dn to CP  
2.1  
2.1  
0.5  
0.3  
2.1  
2.1  
s
2
2
1
ns  
ns  
ns  
t (H)  
Hold time, High or Low  
Dn to CP  
1.3  
1.3  
0.0  
–0.3  
1.3  
1.3  
h
t (L)  
h
t (H)  
CP pulse width  
High or Low  
2.9  
3.8  
1.8  
2.8  
2.9  
3.8  
w
t (L)  
w
AC WAVEFORMS  
V
M
= 1.5V, V = GND to 3.0V  
IN  
V
V
V
V
M
Dn  
CP  
1/f  
M
M
M
MAX  
t (H)  
s
t (H)  
h
t (L)  
s
t (L)  
h
CP  
V
V
M
M
t
(H)  
t
(L)  
W
W
V
V
M
M
t
t
PLH  
PHL  
V
Q
n
V
M
M
NOTE: The shaded areas indicate when the input is permitted  
to change for predictable output performance.  
SA00107  
Waveform 2. Data Setup and Hold Times  
SA00159  
Waveform 1. Propagation Delay, Clock Input to Output, Clock  
Pulse Width, and Maximum Clock Frequency  
OE  
V
V
M
M
t
t
PLZ  
PZL  
V
V
M
OE  
Qn  
M
t
V
M
Qn  
t
V
+0.3V  
OL  
PZH  
PHZ  
0V  
V
–0.3V  
0V  
OH  
V
M
SA00067  
Waveform 4. 3–State Output Enable Time to Low Level and  
Output Disable Time from Low Level  
SA00066  
Waveform 3. 3–State Output Enable Time to High Level and  
Output Disable Time from High Level  
5
1995 Sep 06  

与74ABT821D相关器件

型号 品牌 描述 获取价格 数据表
74ABT821D,602 NXP 74ABT821 - 10-bit D-type flip-flop; positive-edge trigger; 3-state SOP 24-Pin

获取价格

74ABT821D,623 NXP 74ABT821 - 10-bit D-type flip-flop; positive-edge trigger; 3-state SOP 24-Pin

获取价格

74ABT821DB NXP 10-bit D-type flip-flop; positive-edge trigger 3-State

获取价格

74ABT821DB,112 NXP 74ABT821 - 10-bit D-type flip-flop; positive-edge trigger; 3-state SSOP2 24-Pin

获取价格

74ABT821DB-T ETC 10-Bit D-Type Flip-Flop

获取价格

74ABT821D-T ETC 10-Bit D-Type Flip-Flop

获取价格