5秒后页面跳转
72420L25TPBSCDS-W PDF预览

72420L25TPBSCDS-W

更新时间: 2024-11-12 07:07:23
品牌 Logo 应用领域
艾迪悌 - IDT 时钟先进先出芯片内存集成电路
页数 文件大小 规格书
19页 1022K
描述
FIFO, 64X8, 15ns, Synchronous, CMOS, CDIP28

72420L25TPBSCDS-W 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
Reach Compliance Code:not_compliant风险等级:5.92
最长访问时间:15 ns最大时钟频率 (fCLK):40 MHz
JESD-30 代码:R-XDIP-T28JESD-609代码:e0
内存集成电路类型:OTHER FIFO内存宽度:8
端子数量:28字数:64 words
字数代码:64工作模式:SYNCHRONOUS
最高工作温度:125 °C最低工作温度:-55 °C
组织:64X8封装主体材料:CERAMIC
封装代码:DIP封装等效代码:DIP28,.3
封装形状:RECTANGULAR封装形式:IN-LINE
电源:5 V认证状态:Not Qualified
筛选级别:38535Q/M;38534H;883B最大待机电流:0.008 A
子类别:FIFOs最大压摆率:0.05 mA
标称供电电压 (Vsup):5 V表面贴装:NO
技术:CMOS温度等级:MILITARY
端子面层:Tin/Lead (Sn85Pb15)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
Base Number Matches:1

72420L25TPBSCDS-W 数据手册

 浏览型号72420L25TPBSCDS-W的Datasheet PDF文件第2页浏览型号72420L25TPBSCDS-W的Datasheet PDF文件第3页浏览型号72420L25TPBSCDS-W的Datasheet PDF文件第4页浏览型号72420L25TPBSCDS-W的Datasheet PDF文件第5页浏览型号72420L25TPBSCDS-W的Datasheet PDF文件第6页浏览型号72420L25TPBSCDS-W的Datasheet PDF文件第7页 

与72420L25TPBSCDS-W相关器件

型号 品牌 获取价格 描述 数据表
72420L25TPG IDT

获取价格

FIFO, 64X8, 15ns, Synchronous, CMOS, PDIP28, 0.300 INCH, GREEN, THIN, PLASTIC, DIP-28
72420L25TPSCDS-W IDT

获取价格

FIFO, 64X8, 15ns, Synchronous, CMOS, PDIP28
72420L50TC IDT

获取价格

FIFO, 64X8, 25ns, Synchronous, CMOS, CDIP28
72420L50TPBSCDS-W IDT

获取价格

FIFO, 64X8, 25ns, Synchronous, CMOS, CDIP28
72420-M MOLEX

获取价格

Barrier Strip Terminal Block, 25A, 1 Row(s), 1 Deck(s)
72421 MOLEX

获取价格

Barrier Strip Terminal Block, 25A, 1 Row(s), 1 Deck(s)
72421 RENESAS

获取价格

64 x 9 SyncFIFO, 5.0V
72421-45 MOLEX

获取价格

Barrier Strip Terminal Block, 25A, 1 Row(s), 1 Deck(s)
72421-47 MOLEX

获取价格

Barrier Strip Terminal Block, 25A, 1 Row(s), 1 Deck(s)
72421-50 MOLEX

获取价格

Barrier Strip Terminal Block, 25A, 1 Row(s), 1 Deck(s)