5秒后页面跳转
5M2210ZF324C4N PDF预览

5M2210ZF324C4N

更新时间: 2024-01-20 09:17:21
品牌 Logo 应用领域
阿尔特拉 - ALTERA 时钟LTE可编程逻辑
页数 文件大小 规格书
30页 452K
描述
Flash PLD, 9.1ns, 1700-Cell, CMOS, PBGA324, 19 X 19 MM, 1 MM PITCH, LEAD FREE, FBGA-324

5M2210ZF324C4N 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:Transferred零件包装代码:BGA
包装说明:LBGA, BGA324,18X18,40针数:324
Reach Compliance Code:compliantECCN代码:3A991
HTS代码:8542.39.00.01风险等级:5.25
其他特性:YES最大时钟频率:247.5 MHz
系统内可编程:YESJESD-30 代码:S-PBGA-B324
JESD-609代码:e1JTAG BST:YES
长度:19 mmI/O 线路数量:271
宏单元数:1700端子数量:324
最高工作温度:85 °C最低工作温度:
组织:271 I/O输出函数:MACROCELL
封装主体材料:PLASTIC/EPOXY封装代码:LBGA
封装等效代码:BGA324,18X18,40封装形状:SQUARE
封装形式:GRID ARRAY, LOW PROFILE峰值回流温度(摄氏度):260
电源:1.8,1.2/3.3 V可编程逻辑类型:FLASH PLD
传播延迟:9.1 ns认证状态:Not Qualified
座面最大高度:1.55 mm子类别:Programmable Logic Devices
最大供电电压:1.89 V最小供电电压:1.71 V
标称供电电压:1.8 V表面贴装:YES
技术:CMOS温度等级:OTHER
端子面层:TIN SILVER COPPER端子形式:BALL
端子节距:1 mm端子位置:BOTTOM
处于峰值回流温度下的最长时间:40宽度:19 mm
Base Number Matches:1

5M2210ZF324C4N 数据手册

 浏览型号5M2210ZF324C4N的Datasheet PDF文件第23页浏览型号5M2210ZF324C4N的Datasheet PDF文件第24页浏览型号5M2210ZF324C4N的Datasheet PDF文件第25页浏览型号5M2210ZF324C4N的Datasheet PDF文件第27页浏览型号5M2210ZF324C4N的Datasheet PDF文件第28页浏览型号5M2210ZF324C4N的Datasheet PDF文件第29页 
3–26  
Chapter 3: DC and Switching Characteristics for MAX V Devices  
Timing Model and Specifications  
Maximum Input and Output Clock Rates  
Table 3–37 and Table 3–38 list the maximum input and output clock rates for standard  
I/O pins in MAX V devices.  
Table 3–37. Maximum Input Clock Rate for I/Os for MAX V Devices  
5M40Z/ 5M80Z/ 5M160Z/  
5M240Z/ 5M570Z/5M1270Z/  
I/O Standard  
Unit  
5M2210Z  
C4, C5, I5  
304  
Without Schmitt Trigger  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
3.3-V LVTTL  
With Schmitt Trigger  
304  
Without Schmitt Trigger  
With Schmitt Trigger  
304  
3.3-V LVCMOS  
2.5-V LVTTL  
304  
Without Schmitt Trigger  
With Schmitt Trigger  
304  
304  
Without Schmitt Trigger  
With Schmitt Trigger  
304  
2.5-V LVCMOS  
304  
1.8-V LVTTL  
1.8-V LVCMOS  
1.5-V LVCMOS  
1.2-V LVCMOS  
3.3-V PCI  
Without Schmitt Trigger  
Without Schmitt Trigger  
Without Schmitt Trigger  
Without Schmitt Trigger  
Without Schmitt Trigger  
200  
200  
150  
120  
304  
Table 3–38. Maximum Output Clock Rate for I/Os for MAX V Devices  
5M40Z/ 5M80Z/ 5M160Z/  
5M240Z/ 5M570Z/5M1270Z/  
5M2210Z  
I/O Standard  
Unit  
C4, C5, I5  
304  
3.3-V LVTTL  
3.3-V LVCMOS  
2.5-V LVTTL  
2.5-V LVCMOS  
1.8-V LVTTL  
1.8-V LVCMOS  
1.5-V LVCMOS  
1.2-V LVCMOS  
3.3-V PCI  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
304  
304  
304  
200  
200  
150  
120  
304  
LVDS  
304  
RSDS  
200  
MAX V Device Handbook  
May 2011 Altera Corporation  
 
 

与5M2210ZF324C4N相关器件

型号 品牌 获取价格 描述 数据表
5M2210ZF324C5N ALTERA

获取价格

Flash PLD, 11.2ns, 1700-Cell, CMOS, PBGA324, 19 X 19 MM, 1 MM PITCH, LEAD FREE, FBGA-324
5M2210ZF324I5 ALTERA

获取价格

Flash PLD, 11.2ns, 1700-Cell, CMOS, PBGA324, 19 X 19 MM, 1 MM PITCH, FBGA-324
5M2210ZF324I5N ALTERA

获取价格

Flash PLD, 11.2ns, 1700-Cell, CMOS, PBGA324, 19 X 19 MM, 1 MM PITCH, LEAD FREE, FBGA-324
5M2210ZF64A4N ALTERA

获取价格

MAX V Device Handbook
5M2210ZF64C5N ALTERA

获取价格

MAX V Device Handbook
5M2210ZF64I4N ALTERA

获取价格

MAX V Device Handbook
5M2210ZM64A4N ALTERA

获取价格

MAX V Device Handbook
5M2210ZM64A5N ALTERA

获取价格

MAX V Device Handbook
5M2210ZM64C5N ALTERA

获取价格

MAX V Device Handbook
5M2210ZM64I4N ALTERA

获取价格

MAX V Device Handbook