5秒后页面跳转
5962-8946803XA PDF预览

5962-8946803XA

更新时间: 2024-11-28 15:45:07
品牌 Logo 应用领域
赛普拉斯 - CYPRESS 时钟输入元件可编程逻辑
页数 文件大小 规格书
17页 619K
描述
UV PLD, 51ns, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68

5962-8946803XA 技术参数

生命周期:Active零件包装代码:PGA
包装说明:WPGA,针数:68
Reach Compliance Code:compliantECCN代码:3A001.A.2.C
HTS代码:8542.39.00.01风险等级:5.27
其他特性:LABS INTERCONNECTED BY PIA; 8 LABS; 128 MACROCELLS; 1 EXTERNAL CLOCK; SHARED INPUT/CLOCK最大时钟频率:33.3 MHz
JESD-30 代码:S-CPGA-P68JESD-609代码:e0
长度:27.9527 mm专用输入次数:7
I/O 线路数量:52端子数量:68
最高工作温度:125 °C最低工作温度:-55 °C
组织:7 DEDICATED INPUTS, 52 I/O输出函数:MACROCELL
封装主体材料:CERAMIC, METAL-SEALED COFIRED封装代码:WPGA
封装形状:SQUARE封装形式:GRID ARRAY, WINDOW
可编程逻辑类型:UV PLD传播延迟:51 ns
认证状态:Not Qualified座面最大高度:5.08 mm
最大供电电压:5.5 V最小供电电压:4.5 V
标称供电电压:5 V表面贴装:NO
技术:CMOS温度等级:MILITARY
端子面层:TIN LEAD端子形式:PIN/PEG
端子节距:2.54 mm端子位置:PERPENDICULAR
宽度:27.9527 mmBase Number Matches:1

5962-8946803XA 数据手册

 浏览型号5962-8946803XA的Datasheet PDF文件第2页浏览型号5962-8946803XA的Datasheet PDF文件第3页浏览型号5962-8946803XA的Datasheet PDF文件第4页浏览型号5962-8946803XA的Datasheet PDF文件第5页浏览型号5962-8946803XA的Datasheet PDF文件第6页浏览型号5962-8946803XA的Datasheet PDF文件第7页 

与5962-8946803XA相关器件

型号 品牌 获取价格 描述 数据表
5962-8946803XC CYPRESS

获取价格

UV PLD, 51ns, 128-Cell, CMOS, CPGA68, CERAMIC, PGA-68
5962-8946803XX WEDC

获取价格

UV PLD, 51ns, CMOS, CPGA68,
5962-8946803YA CYPRESS

获取价格

UV PLD, 51ns, 128-Cell, CMOS, CQCC68, CERAMIC, LCC-68
5962-8946803YX WEDC

获取价格

UV PLD, 51ns, CMOS, CQCC68,
5962-8946803ZA ETC

获取价格

UV-Erasable/OTP Complex PLD
5962-8946803ZX WEDC

获取价格

UV PLD, 51ns, CMOS, CQFP68, QFP-68
5962-8946804XA CYPRESS

获取价格

UV PLD, 42ns, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68
5962-8946804XC ETC

获取价格

UV-Erasable/OTP Complex PLD
5962-8946804XX CYPRESS

获取价格

UV PLD, 42ns, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68
5962-8946804YA CYPRESS

获取价格

UV PLD, 43ns, 128-Cell, CMOS, CQCC68, CERAMIC, LCC-68