5秒后页面跳转
5962-8946901XX PDF预览

5962-8946901XX

更新时间: 2024-02-11 17:55:28
品牌 Logo 应用领域
其他 - ETC 可编程逻辑器件输入元件LTE时钟
页数 文件大小 规格书
15页 605K
描述
UV-Erasable/OTP Complex PLD

5962-8946901XX 技术参数

生命周期:Obsolete零件包装代码:PGA
包装说明:WPGA,针数:68
Reach Compliance Code:unknownECCN代码:3A001.A.2.C
HTS代码:8542.39.00.01风险等级:5.56
其他特性:MACROCELLS INTERCONNECTED BY GLOBAL AND/OR LOCAL BUS; 48 MACROCELLS; 4 EXTERNAL CLOCKS最大时钟频率:22.2 MHz
JESD-30 代码:S-CPGA-P68JESD-609代码:e4
长度:27.94 mm专用输入次数:12
I/O 线路数量:48端子数量:68
最高工作温度:125 °C最低工作温度:-55 °C
组织:12 DEDICATED INPUTS, 48 I/O输出函数:MACROCELL
封装主体材料:CERAMIC, METAL-SEALED COFIRED封装代码:WPGA
封装形状:SQUARE封装形式:GRID ARRAY, WINDOW
可编程逻辑类型:UV PLD传播延迟:55 ns
认证状态:Not Qualified座面最大高度:3.81 mm
最大供电电压:5.5 V最小供电电压:4.5 V
标称供电电压:5 V表面贴装:NO
技术:CMOS温度等级:MILITARY
端子面层:GOLD端子形式:PIN/PEG
端子节距:2.54 mm端子位置:PERPENDICULAR
宽度:27.94 mmBase Number Matches:1

5962-8946901XX 数据手册

 浏览型号5962-8946901XX的Datasheet PDF文件第2页浏览型号5962-8946901XX的Datasheet PDF文件第3页浏览型号5962-8946901XX的Datasheet PDF文件第4页浏览型号5962-8946901XX的Datasheet PDF文件第5页浏览型号5962-8946901XX的Datasheet PDF文件第6页浏览型号5962-8946901XX的Datasheet PDF文件第7页 

与5962-8946901XX相关器件

型号 品牌 描述 获取价格 数据表
5962-8946901YC ALTERA UV PLD, 55ns, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68

获取价格

5962-8946901YX ETC UV-Erasable/OTP Complex PLD

获取价格

5962-8947601LA ETC UV-Erasable/OTP PLD

获取价格

5962-8947601LX ETC UV-Erasable/OTP PLD

获取价格

5962-8947601XA ALTERA UV PLD, 37ns, CMOS, CQCC28

获取价格

5962-8947601XX ETC UV-Erasable/OTP PLD

获取价格