5秒后页面跳转
SY100E158JCTR PDF预览

SY100E158JCTR

更新时间: 2024-11-19 22:17:39
品牌 Logo 应用领域
麦瑞 - MICREL 复用器
页数 文件大小 规格书
4页 61K
描述
5-BIT 2:1 MULTIPLEXER

SY100E158JCTR 技术参数

是否Rohs认证: 不符合生命周期:Transferred
包装说明:QCCJ, LDCC28,.5SQReach Compliance Code:not_compliant
风险等级:5.81系列:100E
JESD-30 代码:S-PQCC-J28JESD-609代码:e0
长度:11.48 mm逻辑集成电路类型:MULTIPLEXER
湿度敏感等级:1功能数量:5
输入次数:2输出次数:1
端子数量:28最高工作温度:85 °C
最低工作温度:输出特性:OPEN-EMITTER
输出极性:COMPLEMENTARY封装主体材料:PLASTIC/EPOXY
封装代码:QCCJ封装等效代码:LDCC28,.5SQ
封装形状:SQUARE封装形式:CHIP CARRIER
包装方法:TAPE AND REEL峰值回流温度(摄氏度):240
电源:-4.5 V最大电源电流(ICC):46 mA
Prop。Delay @ Nom-Sup:0.55 ns传播延迟(tpd):0.55 ns
认证状态:Not Qualified座面最大高度:4.57 mm
子类别:Multiplexer/Demultiplexers表面贴装:YES
技术:ECL温度等级:COMMERCIAL EXTENDED
端子面层:Tin/Lead (Sn85Pb15)端子形式:J BEND
端子节距:1.27 mm端子位置:QUAD
处于峰值回流温度下的最长时间:30宽度:11.48 mm
Base Number Matches:1

SY100E158JCTR 数据手册

 浏览型号SY100E158JCTR的Datasheet PDF文件第2页浏览型号SY100E158JCTR的Datasheet PDF文件第3页浏览型号SY100E158JCTR的Datasheet PDF文件第4页 
5-BIT 2:1  
MULTIPLEXER  
SY10E158  
SY100E158  
FEATURES  
DESCRIPTION  
550ps max. D to output  
The SY10/100E158 offer five 2:1 multiplexers with  
differential outputs, designed for use in new, high-  
performance ECL systems.  
ThemultiplexeroperationiscontrolledbytheSEL(Select)  
signal which selects one of the two bits of input data at each  
mux to be passed through.  
Extended 100E VEE range of –4.2V to –5.5V  
775ps max. SEL to output  
Differential outputs  
Fully compatible with industry standard 10KH,  
100K ECL levels  
Internal 75Kinput pulldown resistors  
Fully compatible with Motorola MC10E/100E158  
Available in 28-pin PLCC package  
PIN CONFIGURATION  
BLOCK DIAGRAM  
D
0a  
0b  
Q
0
0
MUX  
SEL  
D
Q
25 24 23 22 21 20 19  
D4b  
26  
27  
28  
1
18  
17  
16  
15  
14  
13  
12  
Q3  
D
1a  
1b  
Q
1
1
D2a  
D2b  
VEE  
SEL  
D0a  
Q3  
MUX  
SEL  
D
VCC  
Q2  
Q
PLCC  
TOP VIEW  
J28-1  
2
Q2  
D
2a  
2b  
Q
2
2
3
VCCO  
Q1  
MUX  
SEL  
D
D0b  
4
Q
5
6
7
8
9
10 11  
D
3a  
3b  
Q
3
3
MUX  
SEL  
D
Q
D
4a  
4b  
Q
4
4
MUX  
SEL  
D
Q
PIN NAMES  
SEL  
Pin  
D0a–D4a  
D0b–D4b  
SEL  
Function  
Input Data a  
Input Data b  
Select Input  
True Outputs  
Q0–Q4  
Q0–Q4  
VCCO  
Inverted Outputs  
VCC to Outputt  
Rev.: C  
Amendment: /1  
1
Issue Date: February, 1998  

与SY100E158JCTR相关器件

型号 品牌 获取价格 描述 数据表
SY100E158JZ MICROCHIP

获取价格

100E SERIES, 5 2 LINE TO 1 LINE MULTIPLEXER, COMPLEMENTARY OUTPUT, PQCC28
SY100E158JZ MICREL

获取价格

5-BIT 2:1 MULTIPLEXER
SY100E158JZTR MICREL

获取价格

5-BIT 2:1 MULTIPLEXER
SY100E15ZC ETC

获取价格

Logic IC
SY100E15ZCTR ETC

获取价格

Logic IC
SY100E160 MICREL

获取价格

12-BIT PARITY GENERATOR/CHECKER
SY100E160JC MICREL

获取价格

12-BIT PARITY GENERATOR/CHECKER
SY100E160JCTR MICREL

获取价格

12-BIT PARITY GENERATOR/CHECKER
SY100E160JZ MICREL

获取价格

12-BIT PARITY GENERATOR/CHECKER
SY100E160JZTR MICREL

获取价格

12-BIT PARITY GENERATOR/CHECKER