5秒后页面跳转
SN74S40N-10 PDF预览

SN74S40N-10

更新时间: 2024-11-01 18:29:23
品牌 Logo 应用领域
德州仪器 - TI 输入元件光电二极管逻辑集成电路
页数 文件大小 规格书
11页 469K
描述
S SERIES, DUAL 4-INPUT NAND GATE, PDIP14

SN74S40N-10 技术参数

生命周期:Obsolete包装说明:DIP,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.61系列:S
JESD-30 代码:R-PDIP-T14长度:19.305 mm
负载电容(CL):50 pF逻辑集成电路类型:NAND GATE
功能数量:2输入次数:4
端子数量:14最高工作温度:70 °C
最低工作温度:封装主体材料:PLASTIC/EPOXY
封装代码:DIP封装形状:RECTANGULAR
封装形式:IN-LINE最大电源电流(ICC):44 mA
传播延迟(tpd):6.5 ns认证状态:Not Qualified
座面最大高度:5.08 mm最大供电电压 (Vsup):5.25 V
最小供电电压 (Vsup):4.75 V标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:COMMERCIAL端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
宽度:7.62 mmBase Number Matches:1

SN74S40N-10 数据手册

 浏览型号SN74S40N-10的Datasheet PDF文件第2页浏览型号SN74S40N-10的Datasheet PDF文件第3页浏览型号SN74S40N-10的Datasheet PDF文件第4页浏览型号SN74S40N-10的Datasheet PDF文件第5页浏览型号SN74S40N-10的Datasheet PDF文件第6页浏览型号SN74S40N-10的Datasheet PDF文件第7页 
SDLS108A − APRIL 1985 − REVISED OCTOBER 2004  
ꢎꢡ  
Copyright 2004, Texas Instruments Incorporated  
ꢝ ꢡ ꢞ ꢝꢖ ꢗꢫ ꢙꢘ ꢜ ꢤꢤ ꢢꢜ ꢚ ꢜ ꢛ ꢡ ꢝ ꢡ ꢚ ꢞ ꢦ  
1
POST OFFICE BOX 655303 DALLAS, TEXAS 75265  

与SN74S40N-10相关器件

型号 品牌 获取价格 描述 数据表
SN74S40N3 ROCHESTER

获取价格

NAND Gate, S Series, 2-Func, 4-Input, TTL, PDIP14
SN74S40NP3 ROCHESTER

获取价格

NAND Gate
SN74S412 TI

获取价格

MULTI-MODE BUFFERED LATCHES
SN74S412D TI

获取价格

IC,I/O PORT,8-BIT,BIPOLAR,SOP,24PIN,PLASTIC
SN74S412DW TI

获取价格

S SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDSO24
SN74S412DWR TI

获取价格

暂无描述
SN74S412FN TI

获取价格

S SERIES, 8-BIT DRIVER, TRUE OUTPUT, PQCC28
SN74S412FN3 TI

获取价格

IC IC,I/O PORT,8-BIT,BIPOLAR,LDCC,28PIN,PLASTIC, Parallel IO Port
SN74S412J TI

获取价格

S SERIES, 8-BIT DRIVER, TRUE OUTPUT, CDIP24, CERAMIC, DIP-24
SN74S412J-00 TI

获取价格

S SERIES, 8-BIT DRIVER, TRUE OUTPUT, CDIP24, CERAMIC, DIP-24