5秒后页面跳转
SN74F112N3 PDF预览

SN74F112N3

更新时间: 2024-11-30 15:52:11
品牌 Logo 应用领域
德州仪器 - TI /
页数 文件大小 规格书
3页 165K
描述
SN74F112N3

SN74F112N3 技术参数

是否Rohs认证:不符合生命周期:Obsolete
包装说明:DIP, DIP16,.3Reach Compliance Code:not_compliant
风险等级:5.89Is Samacsys:N
JESD-30 代码:R-PDIP-T16逻辑集成电路类型:J-K FLIP-FLOP
最大频率@ Nom-Sup:100000000 Hz最大I(ol):0.02 A
功能数量:2端子数量:16
最高工作温度:70 °C最低工作温度:
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装等效代码:DIP16,.3封装形状:RECTANGULAR
封装形式:IN-LINE电源:5 V
最大电源电流(ICC):19 mA子类别:FF/Latches
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:COMMERCIAL
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL触发器类型:NEGATIVE EDGE
Base Number Matches:1

SN74F112N3 数据手册

 浏览型号SN74F112N3的Datasheet PDF文件第2页浏览型号SN74F112N3的Datasheet PDF文件第3页 

与SN74F112N3相关器件

型号 品牌 获取价格 描述 数据表
SN74F112NE4 TI

获取价格

具有清零和预置端的双路负边沿触发式 J-K 触发器 | N | 16 | 0 to 70
SN74F112NSR TI

获取价格

具有清零和预置端的双路负边沿触发式 J-K 触发器 | NS | 16 | 0 to 70
SN74F112NSRE4 TI

获取价格

Dual J-K Negative-Edge-Triggered Flip-Flop With Clear And Preset 16-SO 0 to 70
SN74F113D ROCHESTER

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
SN74F113D-00 TI

获取价格

F/FAST SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14
SN74F113D3 ROCHESTER

获取价格

J-K Flip-Flop
SN74F113D3 TI

获取价格

IC,FLIP-FLOP,DUAL,J/K TYPE,F-TTL,SOP,14PIN,PLASTIC
SN74F113DR TI

获取价格

F/FAST SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14
SN74F113N ROCHESTER

获取价格

J-K Flip-Flop, F/FAST Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output
SN74F113N3 ROCHESTER

获取价格

J-K Flip-Flop