5秒后页面跳转
PDU-54-500 PDF预览

PDU-54-500

更新时间: 2024-11-23 14:35:15
品牌 Logo 应用领域
DATADELAY 输入元件光电二极管输出元件逻辑集成电路延迟线
页数 文件大小 规格书
1页 91K
描述
ACTIVE DELAY LINE, TRUE OUTPUT, PDIP24, DIP-24

PDU-54-500 技术参数

是否无铅:不含铅是否Rohs认证:符合
生命周期:Active零件包装代码:DIP
包装说明:DIP,针数:24
Reach Compliance Code:compliant风险等级:5.16
Is Samacsys:N其他特性:INPUT RISE TIME 1NS
系列:100K输入频率最大值(fmax):125 MHz
JESD-30 代码:R-PDIP-T24JESD-609代码:e3
长度:32.258 mm逻辑集成电路类型:ACTIVE DELAY LINE
功能数量:1抽头/阶步数:15
端子数量:24最高工作温度:85 °C
最低工作温度:输出特性:OPEN-EMITTER
输出极性:TRUE封装主体材料:PLASTIC/EPOXY
封装代码:DIP封装形状:RECTANGULAR
封装形式:IN-LINE峰值回流温度(摄氏度):NOT SPECIFIED
最大电源电流(ICC):300 mA可编程延迟线:YES
认证状态:Not Qualified座面最大高度:10.033 mm
表面贴装:NO技术:ECL
温度等级:OTHER端子面层:TIN
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL处于峰值回流温度下的最长时间:NOT SPECIFIED
总延迟标称(td):10.8 ns宽度:15.24 mm
Base Number Matches:1

PDU-54-500 数据手册

  
This Material Copyrighted By Its Respective Manufacturer  

与PDU-54-500相关器件

型号 品牌 获取价格 描述 数据表
PDU54-500 DATADELAY

获取价格

4-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU54)
PDU54-500C4 DATADELAY

获取价格

4-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU54)
PDU-54-500M DATADELAY

获取价格

ACTIVE DELAY LINE, TRUE OUTPUT, DIP24, DIP-24
PDU54-500M DATADELAY

获取价格

4-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU54)
PDU-54-500MC4 DATADELAY

获取价格

ACTIVE DELAY LINE, TRUE OUTPUT, DSO24
PDU54-500MC4 DATADELAY

获取价格

4-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU54)
PDU54-750 DATADELAY

获取价格

4-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU54)
PDU54-750C4 DATADELAY

获取价格

4-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU54)
PDU54-750M DATADELAY

获取价格

4-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU54)
PDU-54-750MC4 DATADELAY

获取价格

ACTIVE DELAY LINE, TRUE OUTPUT, DSO24