5秒后页面跳转
PALCE16V8Q-10PC PDF预览

PALCE16V8Q-10PC

更新时间: 2024-01-24 14:47:25
品牌 Logo 应用领域
超微 - AMD 可编程逻辑光电二极管输入元件时钟
页数 文件大小 规格书
26页 221K
描述
EE CMOS 20-Pin Universal Programmable Array Logic

PALCE16V8Q-10PC 技术参数

生命周期:ObsoleteReach Compliance Code:unknown
风险等级:5.64Is Samacsys:N
最大时钟频率:71.4 MHzJESD-30 代码:R-PDIP-T20
专用输入次数:10I/O 线路数量:8
端子数量:20最高工作温度:70 °C
最低工作温度:组织:10 DEDICATED INPUTS, 8 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装形状:RECTANGULAR封装形式:IN-LINE
可编程逻辑类型:EE PLD传播延迟:10 ns
认证状态:Not Qualified标称供电电压:5 V
表面贴装:NO技术:CMOS
温度等级:COMMERCIAL端子形式:THROUGH-HOLE
端子位置:DUALBase Number Matches:1

PALCE16V8Q-10PC 数据手册

 浏览型号PALCE16V8Q-10PC的Datasheet PDF文件第3页浏览型号PALCE16V8Q-10PC的Datasheet PDF文件第4页浏览型号PALCE16V8Q-10PC的Datasheet PDF文件第5页浏览型号PALCE16V8Q-10PC的Datasheet PDF文件第7页浏览型号PALCE16V8Q-10PC的Datasheet PDF文件第8页浏览型号PALCE16V8Q-10PC的Datasheet PDF文件第9页 
AMD  
OE  
OE  
D
Q
D
Q
Q
Q
CLK  
CLK  
Registered Active Low  
Registered Active High  
Combinatorial I/O Active Low  
Combinatorial I/O Active High  
VCC  
VCC  
Note 1  
Note 1  
Combinatorial Output Active Low  
Combinatorial Output Active High  
Notes:  
1. Feedback is not available on pins 15  
and 16 in the combinatorial output mode.  
Adjacent I/O pin  
Note 2  
2. This configuration is not available on pins 15 and 16.  
Dedicated Input  
16493D-5  
Figure 2. Macrocell Configurations  
PALCE16V8 Family  
2-41  

与PALCE16V8Q-10PC相关器件

型号 品牌 描述 获取价格 数据表
PALCE16V8Q-10PC/4 LATTICE EE PLD, 10ns, CMOS, PDIP20,

获取价格

PALCE16V8Q-10PC/5 ETC Electrically-Erasable PLD

获取价格

PALCE16V8Q-10PC4 AMD EE CMOS 20-Pin Universal Programmable Array Logic

获取价格

PALCE16V8Q-10PC5 AMD EE CMOS 20-Pin Universal Programmable Array Logic

获取价格

PALCE16V8Q-10PI AMD EE CMOS 20-Pin Universal Programmable Array Logic

获取价格

PALCE16V8Q-10PI4 AMD EE CMOS 20-Pin Universal Programmable Array Logic

获取价格